[디지털 회로] <Pre-report>디지털 실험14장(동기 계수 회로)

등록일 2003.03.16 한글 (hwp) | 6페이지 | 가격 1,500원

목차

1. 실험목적
2. 이론
3. 회로도
4. 사용 기기 및 부품
5. 실험과정

본문내용

2. 이론
(1) 동기 계수회로
비동기 계수회로는 이전 단의 출력에 의하여 다음 단이 동작하는 방법으로서 연결된 플립 플롭의 단수가 증가함에 따라서 신호의 지연이 발생하게 되며 이것은 사용 가능한 최대 클럭 주파수를 제한하는 요인이 되며 한 상태와 다음 상태에 잠정적으로 중간 상태가 존재할 수 있으므로 논리상의 에러를 유발하게 된다.
동기 계수회로는 각 플립플롭의 클럭 신호가 병렬로 연결되어 있으며 모든 플립플롭이 클럭신호의 변화와 동시에 트리거 되므로 클럭 신호에 의한 전파지연이 없고 빠른 계수기로 사용이 가능하다.
(2) 동기 n진 계수회로
리플 계수회로는 MRO의 플립 플롭으로 진 계수가 가능하다.
모듈러스 카운터 즉, 진 형태가 아닌 N진 카운터()의 설계는 다음 과정에 의하여 이루어진다.
1) 회로의 동작을 기술한다.
2) 상태도와 상태표를 작성한다.
3) 상태표를 최소화(간략화)한다.
4) 플립플롭의 종류와 개수를 결정한다.
5) 상태 천이표를 작성한다.
6) 상태 천이표에 따른 회로를 구성한다.
이와 같은 절차에 의해 설계된 계수회로를 Modulus N진 카운터라고 한다.
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서