[디지털 회로] <Pre-report>디지털 실험11장(플립플롭)

등록일 2003.03.16 한글 (hwp) | 8페이지 | 가격 1,500원

목차

1. 실험목적
2. 이론
3. 회로도
4. 사용 기기 및 부품
5. 실험과정

본문내용

2. 이론
플립 플롭(FF; Flip Flop)은 쌍안정 멀티바이브레이터(Bistable multivibrator)라고도 하며, 다음 입력신호가 들어올 때까지 현재의 출력 상태를 계속 유지하는 회로를 말한다. 플립 플롭은 1개 이상 2개의 입력이 있으며, 출력은 반드시 2개가 존재하며 두 개의 출력은 서로 상반되는 값을 갖는다. 또한 플립 플롭은 2진수 1 bit를 기억할 수 있는 소자로서 RS 플립 플롭, JK 플립 플롭, D 플립 플롭 등이 있다.
이러한 플립 플롭은 크게 동기식 플립 플롭(Synchronous Flip Flop)과 비동기식 플립 플롭(Asynchronous Flip Flop)으로 나눌 수 있는데, 비동기식 플립 플롭은 입력신호를 가하는 순간에만 출력값이 변하는 플립 플롭이고, 동기식 플립 플롭은 클럭펄스(Clock Pulse)에 의해서 동작하는 플립 플롭이다. 또한 동기식 플립 플롭은 트리거(Trigger)방식에 의하여, 클럭 펄스가 '1'인 동안에 입력이 출력에 영향을 미치는 레벨 트리거 방식(Level Trigger)과 클럭 펄스의 상승 에지에서 동작하는 상승 에지 트리거(Positive Edge trigger)방식, 클럭 펄스의 하강 에지에서 동작하는 하강 에지 트리거(Negative Edge trigger)방식으로 나눌 수 있다.
*원하는 자료를 검색 해 보세요.
  • 비동기 및 동기 입력을 포함한 J-K 플립플롭의 여러 구성에 대한 레포트 10 페이지
    실험 목표 비동기 및 동기 입력을 포함한 J-K 플립플롭의 여러 구성에 대한 테스트. 토글 모드에서 주파수 분할 특성 관찰. J-K 플립플롭의 전달 지연 측정. 사용 부품 74LS76A 2조 J-K 플립플롭 LE..
  • 플립플롭 9 페이지
    플립플롭 = “기억소자”로써 회로내에서 일시적인 결과를 저장하는 역할을 한다. - 플립플롭은 클럭 신호에 동기 되어 동작한다. - 순차논리회로(동기식일 경우)의 출력은 클럭신호에 의해 제어된다 클럭(clock)..
  • RS플립플롭 2 페이지
    NAND 게이트 회로 표시 기호 진리표 - RS플립플롭 ▶2진법으로 표시되는 정보를 저장 했다가 클럭 펄스가 들어오면 이를 플립플롭의 출력에 전달 ▶클럭 펄스입력 CLK가 "0"의 상태에 있다면 기본 RS 플립플..
  • 플립플롭 예비보고서 9 페이지
    1.실험목적 (1)RS 플립플롭의 기본 개념을 파악하고 RS-Latch와의 차이점을 발견한다. (2)D 플립플롭의 기본 개념을 파악하고 D-Latch와의 차이점을 발견한다. (3)JK 플립플롭의 구성과 동작 특성 및 레이..
  • 플립플롭 이란 2 페이지
    플립플롭 이란? 1비트를 기억하는 논리회로이다. 전원이 공급되는 한, 상태의 변화를 위한 신호가 발생할 때까지 현재의 상태를 유지하는 논리회로이다. 레지스터를 구성하는 기본 소자로 2개의 NAND 또는 NOR 게이트를 이용..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서