[전자회로실험] 다단 증폭기

등록일 2003.03.13 한글 (hwp) | 5페이지 | 가격 1,200원

목차

1. 목적
2. 이론
3. 방법
4. Pspice Simulation
5. 실험
6. 고찰

본문내용

1) 직류 해석
다단 증폭기 회로를 해석하기 위해, 입력 신호 전원을 제거하고 β》1 그리고 |VBE|≒0.7V이라고 하면 회로 모든 곳의 직류 전압과 전류를 구할 수 있다. 모든 직류 전압과 전류의 값들을 위의 회로도에 나타냈다. 이 값들은 모든 트랜지스터의 베이스 전류를 무시하고 계산한 값들이다. 회로 해석은 트랜지스터 Q9을 통해 흐르는 전류를 구하는 것부터 시작된다. 이 전류가 0.5㎃이고, Q3 트랜지스터가 0.5㎃를 흘리고 Q6 트랜지스터가 2㎃를 흘린다는 것을 알 수 있다. 전류-전원 트랜지스터 Q3는 차동쌍(Q1,Q2)에 0.5㎃를 공급한다. 따라서 Q1과 Q2는 각각 0.25㎃에 바이어스될 것이고, 그들의 컬렉터 전압은 [+15 - 0.25 ×20] = 10V가 될 것이다. Q4와 Q5로 형성되는 두 번째 차동단으로 넘어가면, 이들의 이미터 전압이 [+10 - 0.7] = 9.3V이고, 차동쌍은 전류-전원 트랜지스터 Q6에 의해 바이어스되며, Q6 트랜지스터는 2㎃의 전류를 공급할 것이다. 따라서 Q4와 Q5는 각각 1㎃에 바이어스될 것이다. 이제 Q5의 컬렉터 전압을 [+15 - 1×3] = +12V로 계산할 수 있을 것이다. 따라서 pnp 트랜지스터 Q7의 이미터 전압은 +12.7V가 될 것이고, Q7의 이미터 전류는 (+15 - 12.7)/2.3 = 1㎃이기 때문에
*원하는 자료를 검색 해 보세요.
  • [전자회로] 다단 증폭기 (간단한 연산 증폭기) 5 페이지
    이번 실험은 다단 증폭기의 동작을 알아보는 것이다. 다단 증폭기는 연산 증폭기의 기본적인 회로구성이라는 것을 이론 시간에 배웠다. 다단 증폭기의 회로구성을 통해 연산 증폭기가 어떻게 작동하는지를 이해하는 것이었다. 이론적인 이..
  • 연산증폭기의 작동원리 A+ 14 페이지
    -2-. 반전입력과 비반전입력 반전입력(Inverting Input) (=역상입력=부극성 입력) 비반전입력(Non-inverting Input) (=정상입력=정극성 입력) 입력단자 중 (-)극을 의미하고 반전입력단자..
  • 선형 연산 증폭기 결과 레포트 9 페이지
    3. 이론개요 연산증폭기는 반전 및 비반전 입력을 가지는 매우 높은 이득의 증폭기이다. 그것은 외부 저항으로 매우 작지만 정확한 이득을 제공하고 원하는 전압이득을 가지는 각 입력 하나 하나를 합하는데 사용될 수 있다. 반전..
  • BJT 다단증폭기 결과 보고서 3 페이지
    실험회로 1(2단 증폭기 회로) 결과 실험 1. 실험회로 1에서 npn 트랜지스터 2N3904를 사용, 저항 , , , , , , ,로 고정하였다. 는 가변 저항으로 조절하여 출력 전압이 약 6V가 나오도록 조정한다. 축전기..
  • [전자회로 실험 예비리포트] 29장 선형 연산 증폭기 회로 6 페이지
    1. 원리 -연산증폭기(operational amplifier)는 연산을 위해서 사용할 수 있는 일종의 차동증폭기이다. 저항, 커패시터, 다이오드 등 연산증폭기의 외부회로에 붙은 몇 가지 소자를 바꿈으로써 여러 가지 선형 또..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서