[전자회로실험] 능동부하를 가진 BJT 차동 증폭기

등록일 2003.03.13 한글 (hwp) | 5페이지 | 가격 1,000원

목차

1. 목적
2. 이론
3. 방법
4. Pspice Simulation
5. 결과
6. 고찰

본문내용

1) 직류 해석
왼쪽은 BJT 차동 증폭기이다. 이 회로를 직류해석하면 왼쪽의 두 번째 회로와 같이 해석할 수 있다. 여기서 입력 신호가 인가 되지 않은 경우 정전류 IEE는 균등하게 나뉘어 Q1과 Q2에 흐를 것이다. 따라서 Q1은 약 EE/2의 전류를 다이오드-결선 트랜지스터 Q3로 부터 끌어들일 것이다. β>>1로 가정하면 전류미러가 Q3의 전류와 똑같은 크기의 전류, 즉IEE/2의 전류를 Q4의 컬렉터를 통해 공급할 것이다. 이 전류가 Q2의 컬렉터에 흐르는 전류와 크기가 같기 때문에 출력 단자에는 출력 전류가 흐르지 않을 것이다.
2) 소신호 해석
위의 BJT회로를 소신호 신호모델(π모델)로 대체하여 등가회로를 그리면 왼쪽의 첫 번째 회로와 같이 된다. 첫 번째 회로는 다시 두 번째 회로로 간략화 할 수 있다. 두 번째 회로를 해석하여 출력전압과 전압이득을 구해보면 다음과 같다.
마디 1로 들어오는 모든 전류들의 합을 0으로 놓으면, 마디 2에서 나가는 전류들의 합을 0으로 놓으면, 마지막으로 마디 3에서 나가는 전류들의 합을 0으로 놓으면, 위의 세 식에서 이라고 가정하고,,이라고 가정하면, 세 식은 다음과 같이 간략화 할 수 있다. 위 식에서 두 번째와 세 번째 식을 결합시키면 전압이득은
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기