Op-amp(연산 증폭기) 실험 결과 보고서
- 최초 등록일
- 2013.10.02
- 최종 저작일
- 2013.09
- 8페이지/ 한컴오피스
- 가격 1,000원
소개글
OP-amp의 원리에 대해 알아보고, 입력 신호들 간의 수학연산을 실행하는 증폭기인 Inverting Amplifier와 Non-inverting Amplifier를 이해하는 실험 결과 보고서 입니다. 데이터까지 모두 기록하였습니다.
목차
1. 실험목적
2. 실험이론
3. 실험기구 및 재료
4. 실험방법
5. 실험결과
6. 결론 및 검토
7. 질문 및 토의
8. 참고 문헌 및 출처
본문내용
실험이론
·Operational Amplifier
연산증폭기(op-amp, Operational Amplifier)는 두 개의 입력단자와 한 개의 출력단자를 갖는 직류 연결형 고이득 전압 증폭기이며, 각종의 연산기를 구성하기 위해서 외부 소자를 부가하여 사용한다. 두 입력단자 전압 간의 차이를 증폭하는 증폭기이기에 입력단은 차동 증폭기로 되어있다. 연산 증폭기가 필요로 하는 전원은 기본적으로는 두 개의 전원인
+V_S+ 및
-V_S-가 필요하다. 연산증폭기는 다양한 종류의 전자 회로에서 중요한 구성 요소이다. 소비자 디바이스, 산업용 디바이스, 공학용 디바이스로 다양하게 쓰이고 있다.
그림 1 OP-amp 구조 그림 2 Op-amp의 회로 기호
Op-amp의 대략적인 구조는 그림 1과 같고, 회로도에서는 그림 2와 같이 사용한다. 2번에
V_-를 입력하고 3번에
V_+ 신호를 입력한다. 6번은
V_out, 즉 출력이고, 4번은
V_S+, 양의 전원 공급 전압, 7번은
V_S-로 음의 전원 공급 전압이다.
참고 자료
http://valley.egloos.com/viewer/?url=http://saruchi.egloos.com/2068390
http://terms.naver.com/entry.nhn?docId=755947&cid=366&categoryId=366
http://ko.wikipedia.org/wiki/
http://en.wikipedia.org/wiki/Opamp#Non-inverting_amplifier