• 파일시티 이벤트
  • 캠퍼스북
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

Digital Design(Setup and Hold time)

*효*
개인인증판매자스토어
최초 등록일
2013.06.09
최종 저작일
2013.06
7페이지/한글파일 한컴오피스
가격 2,000원 할인쿠폰받기
다운로드
장바구니

목차

▶ 정의
▶ Module Design
▶ Logic
▶ ALU 회로도(RTL Viewer) & Symbol
▶ Souce Code
▶ Simulation
▶ Analysis
▶ Delay Measurement

본문내용

▶ 정의
컴퓨터의 CPU를 구성하는 부분의 하나로 덧셈 · 뺄셈 · 곱셈 · 나눗셈의 사칙연산, AND · OR · SHIFT 등의 논리연산을 하는 장치를 말하며, 일반적으로 몇 비트의 데이터를 병렬로 처리할 수가 있는 회로를 칭한다.

산출논리 연산 유니트, 또는 간단히 연산유니트라고도 부른다.

16비트 컴퓨터와 같이 n비트 컴퓨터라고 표현할 때 n은 그 CPU가 가지는 ALU로서 일시에 병렬로 처리할 수 있는 데이터의 비트 수를 나타낸다.

▶ Module Design
산술연산과 논리연산의 두 연산모드를 선택하기 위해서 모드 선택신호 M을 사용한다. 모드 선택신호 M이 0이면, 산술 연산모드가 M이 1이면 논리 연산모드가 선택된다. 다음은 각 모드에서 수행되는 연산을 결정하는 제어신호가 필요한데, 여기서는 작은 크기의 ALU를 예로 사용하기 위하여 각 모드마다 4개의 연산만을 허용하고 4개 중 하나의 연산을 지정하기 위한 제어신호로 S1, S2를 사용한다.

이 회로가 수행하는 산술연산으로는 덧셈, 뺄셈, 1증가, 1감소가 있고, 논리연산에는 보수, AND, OR, 전달 연산이 있다. 이 연산들은 다음 표와같이 M, S1, S2 신호에 의해 결정된다.

참고 자료

없음
*효*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

최근 본 자료더보기
  • 프레시홍 - 전복
탑툰 이벤트
Digital Design(Setup and Hold time)
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업