ADS Tool을 이용한 2단 소신호 증폭기 설계
- 최초 등록일
- 2013.01.23
- 최종 저작일
- 2012.12
- 11페이지/ 압축파일
- 가격 4,900원
소개글
2012년도 2학기 전파통신실험 시간에 진행한 프로젝트 내용입니다
2단 소신호 증폭기 설계를 RLC를 이용하여 제작하였고 임피던스 병합까지 완료하여 Smith chart를 이용하여 결과물을 도출해 내었습니다.
매우 상세하게 표현해놔서 모르는 상태로 봐도 충분히 이해가 되실 겁니다.
목차
Step 1 : 2-stage transistor amplifier design
Step 2 : Lab 9. Circuit Envelop Simulations를 참고하여 behavioral amplifier 대신 설계된 2-stage amplifier를 적용하여 시뮬레이션을 하시오.
본문내용
Power supply voltage : 2.8 to 3.2V
• DC current dissipation : 15㎃ or less
• Operating frequency range : 870㎒±30㎒
• Overall transducer power gain : 20 ~ 30㏈
• Overall Noise Figure : 3㏈ or less
• Source and load impedance : 50Ω
• Active components : BFR92A, RF NPN transistor
<중 략>
(1) 셀프 바이어싱
정상적인 증폭기로 동작하게 하기 위해서 BJT가 Forward Active상태로 동작하도록 만들어준다.
VCC=3V, =100라 가정했을 때, 값은 보다 매우 큰 값이면 에 큰 값의 전압이 걸리게 되어 증폭기가 안정적으로 동작하게 된다. 또한 DC Current dissipation15mA가 되도록 해야 한다. 이 두가지를 충족시키기 위해서 =10k로 설정해주었다.
(2) L, C값 설정
증폭기회로의 안정도를 높여주기 위해 L과 C값을 달아준다. C값은 DC를 blocking하는 역할을 하여 교류 신호만을 받을 수 있게 해주는 소자이고, L값은 RF Choke라하며 Tr을 구동하기 위한 DC 전원선에 RF 교류신호가 유입되면 에너지 손실 및 저주파 발진이 발생하기 때문에 달아주었다.
참고 자료
없음
압축파일 내 파일목록
prj_jbg(수정).zip
전파통신실험_2008100000_JBG(수정).hwp