[논리회로]레지스터와 링 카운터

등록일 2002.12.05 한글 (hwp) | 12페이지 | 무료

소개글

Register와 Ring Counter에 대한 설명 및 회로도에 대해 알아본다.

목차

레지스터와 링 카운터
1.레지스터(REGISTER)
(1)직렬입력-직렬출력, 병력 출력 레지스터
(2)병렬입력-병렬출력, 직렬출력 레지스터
2. 링 카운터(RING COUNTER)
◈예비문제
◈사용기기 및 부품
◈실험절차
(1)직력입력-직렬출력, 병렬출력 레지스터
(2) 병렬입력- 병렬출력, 직렬출력 레지스터
(3)링 카운터

본문내용

1.레지스터(REGISTER)
F/F(Flip-Flop)은 한 비트의 2진수를 저장할 수 있다. 따라서 N 비트의 데이터를 저장하기 위해서는 N 개의 F/F이 필요하다. 이와 같이 여러개의 F/F이 결합되어 2진 데이터를 저장하고, 전송이 가능한 동기 시스템을 레지스터(Register)라 한다.
레지스터는 직렬과 병렬로 구성할 수 있으며 종류는 [그림 10-1]과 같다.
(1)직렬입력-직렬출력, 병력 출력 레지스터
[그림 10-2]의 (a)는 직력입력-직렬출력 레지스터, (b)는 직렬입력-병렬출력 레지스터의 블록 다이아그램이며 (c)는 D F/F을 이용한 4비트 직렬입력-직렬출력, 병력출력 레지스터의 논리도, (d)는 타이밍도이다.
직렬입력 레지스터는 타이밍도에서 모든 F/F의 초기 출력상태가 0이라고 가정할 때 제1클럭펄스가 입력되면 입력될 때 Q3에 나타나고, 제2클럭펄스가 입력 될 때 Q3은 Q2로 데이터가 쉬프트(Shift) 되며, Q3에는 새로운 입력 데이터가 나타난다. 클럭펄스가 입력될때마다 이러한 쉬프트 동작이 일어나며 제4클럭펄스가 입력될 때 비로소 입력데이타가 F/F Q0의 출력으로 나타난다.
*원하는 자료를 검색 해 보세요.
  • 동기식, 비동기식, 시프트 레지스터 카운터의 정의 및 특성 7페이지
    계수기(counter, 카운터)란 클럭펄스를 세어서 수치를 처리하기 위한 논리 회로 (디지털 회로)이다. 계수기가 계수한 이진수나 이진화 십진수가 디코더를 통해서 7 세그먼트 발광 다이오드에 표시되는 숫자로 변환하여 인간이 알아볼 수 있는 정보가 된다. 또한 인코더가 ..
  • 전기전자기초실험 레지스터 6페이지
    레지스터(register) -정보를 일시적으로 저장하거나, 입출력 정보를 바꾸거나, 저장된 정보를 다시 꺼내 쓰기 위한 용도로 사용하는 회로 -n 비트 레지스터는 n 비트의 2 진 정보를 저장하기 위한 n개의 풀리풀롭과 데이터 처리 를 위한 조합 논리..
  • 시프트레지스터 10페이지
    3.2 직렬입력 병렬출력 이 설정은 직렬 형태에서 병렬 형태로 변환할 수 있다. 데이터는 위의 직렬입력 직렬출력 (SISO) 부분에서 설명한 것처럼, 직렬로 입력된다. 한 번 데이터가 입력되면, 각 출력을 동시에 읽거나 시프트 출력과 대체할 수 있다.3.3 병렬입력 직..
  • 예비06_Shift Register&Counter 8페이지
    I. 목적시프트 레지스터와 링 카운터의 동작 원리와 특성을 이해한다. 또한 2진 시스템에서의 숫자 표시를 이해하고 2진 카운터에 대해 알아본다. 이를 바탕으로 비동기식 카운터(asynchronous counter)와 동기식 카운터(synchronous counter)의..
  • [시스템프로그래밍]레지스터의 종류 16페이지
    ■ 레지스터 - 레지스터란? -레지스터는 컴퓨터의 프로세서 내에서 자료를 보관하는 아주 빠른 기억 장소이다. 일반적으로 현재 계산을 수행중인 값을 저장하는데 사용된다. 대부분의 현대 프로세서는 메인 메모리에서 레지스터로 데이터를 옮겨와 데이터를 처리한 후 그 내..
  • [디지털 실험] 쉬프트 레지스터 5페이지
    1. 실험 목적 1.) 쉬프트레지스터의 구조와 동작원리를 이해 2.) 쉬프트레지스터를 이용한 카운터의 동작을 이해2. 실험 원리 1.) 쉬프트 레지스터(shift register) -. 쉬프트 레지스터 : 레지스터의 2진 정보를 단방향 또는 양방향으로 이동시킬수..
  • [디지털 설계 및 언어]HDL소스(각종 레지스터와 카운터) 20페이지
    1)비트 레지스터-HDL코드module Reg_4_bit_beh (A3, A2, A1, A0, I3, I2, I1, I0, Clock, Clear); output A3, A2, A1, A0; input I3, I2, I1, I0, Clock, Clear; reg ..
더보기

이 자료와 함께 구매한 자료

      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서