가중 가산기와 차동 증폭기

등록일 2002.11.21 한글 (hwp) | 8페이지 | 가격 700원

목차

○목적
○기본이론
가중 가산기 회로
가중 가산기 회로를 해석하는 절차
가중 가산기 회로의 해석
차동 증폭기
차동 증폭기 회로를 해석하는 절차
○실험준비
가중 가산기
차동 증폭기
○예비실험
1. 가중 가산기
2. 차동 증폭기
○실험방법
○이론치
○실험결과
1. 가중 가산기 회로의 입력 및 출력 파형
2. 차동 증폭기 회로의 입력 및 출력 전압 파형
○고찰

본문내용

○ 고 찰
○ 회로를 해석하기 위해서는 가중 가산기와 차동 증폭기가 어떤 동작을 하며 어떻게 동작하는지 정확하게 이해하고 있어야 하며 회로를 구성하고 회로에서 어떻게 동작하는지 직관적으로 해석 할 수 있는 능력을 길러야 하겠다.
○ 실험에 사용되는 오실로 스코프, 멀티미터, 주파수 발생기, 직류 전원 공급기 등에 대한 사용 방 법에 대해서 정확히 숙지하고 있어야 하겠다. 그렇지 않으면 원활한 실험이 이루어 질 수 없 다.
○ 실험은 대체로 원활하게 이루어 졌으며 실험을 통해서 가중 가산기와 차동 증폭기가 어떻게 동작하고 또한 연산 증폭기로서 어떤 기능을 하고 있는지를 알 수 있었다.
○ 차동 증폭기는 입력 신호의 피크간 전압을 달리 하여 그 차를 증폭하는 것이다.
*원하는 자료를 검색 해 보세요.
  • 가중가산기와 차동증폭기 4 페이지
    1.실험 목적 연산 증폭기를 이용한 가중 가산기 회로와 차동 증폭기 회로를 실험을 통해 이해한다. 2.기본 이론 1)가중 가산기 위의 회로는 가주중 가산기 회로를 나타냈다. 위 회로에서 연산 증폭기의 부궤환 경로..
  • 전자회로 실험 OP-AMP 가중가산기와 차동증폭기 8 페이지
    OP-AMP 응용 회로를 이해하고 실험적으로 이해한다. OP-AMP 가중 가산기와 차동 증폭기 회로를 이해한다 회로도를 참조하세요..
  • [전자회로실험] 가중 가산기와 차동 증폭기 4 페이지
    1) 가중 가산기 왼쪽의 그림은 가중 가산기 회로로 부귀환 경로에는 하나의 저항기가 놓여 있지만, 연산 증폭기의 마이너스 입력단자에는 두 개의 저항기 반전 증폭기로 과가 접속되어 있고, 이 저항기들을 통해 두 입력 신호 즉과..
  • 차동 증폭기 회로 2 페이지
    차동 증폭기는 두 개의 입력단자와 한 개 또는 두 개의 출력단자를 가지면, 두 입력신호의 차를 증폭하는 기능을 갖는다. (2) 차동증폭기 기본 구조 두 개의 NPN 트랜지스터 Q1, Q2가 이미터결합 차동쌍을..
  • 차동 증폭기 회로 결과 레포트 7 페이지
    1. 목 적 차동 증폭기회로에서 DC와 AC전압을 측정한다 2. 실험장비 (1) 계측장비 오실로스코프 DMM 함수 발생기 직류전원 공급기 (2) 부품 ◇ 저항 4.3kΩ 10kΩ 20kΩ ..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서