[회로실험] 이미터 공통 회로에서의 전유 이득(β)

등록일 2002.11.18 한글 (hwp) | 3페이지 | 가격 500원

목차

1. 트랜지스터 회로 구성(모형)
2. 트랜지스터의 전류 이득

본문내용

3단자 트랜지스터가 회로로 연결될 때는 세가지 구성 방법으로 연결된다. 이 세가지 구성방법은 (1) 이미터 공통(이미터 접지), (2)베이스 공통(베이스 접지), (3)콜렉터 공통(콜렉터 접지)이다. 이들 세 가지 회로는 각각 그림 26-1 (a), (b), (c)에 표시되어 있다. 이 회로들은 각각 고유한 특성을 지니고 있다. 일반적으로 이미터 접지 구성을 많이 사용하는데 그 이유는 전압증폭, 전류증폭, 전력증폭에서 1 보다 큰 이득을 제공하기 때문이다.
각 회로에서 신호 전압을 입력 단자에 인가하고 처리된 신호를 출력 단자에서 얻는다. 이미터 공통 회로의 경우에 입력 신호를 베이스와 이미터 사이의 입력 단자에 인가하고, 출력을 컬렉터와 이미터 사이의 출력 단자에서 얻는다. 이미터가 입력과 출력 회로 양쪽이 공통이기 때문에 이미터 공통이라고 부른다. 베이스 공통에서는 베이스가 입력과 출력 양쪽이 공통이다. 컬렉터 공통 회로에서 컬렉터 단자는 컬렉터 전류를 역방향 바이어스 하는 데 필요한 약간의 직류 전위 값을 가진다. 그러나 가 아무런 내부 저항이 없는 이상적인 전원이라고 가정하면 컬렉터 회로에서 임피던스는 영(0) 이 된다. 그래서 어떠한 신호 전압도 컬렉터에 나타나지 않으며 컬렉터는 기준 전휘(reference potential), 즉 영전위(zero potential)에 있게 된다. 컬렉터는 입력과 출력 신호 양쪽에 공통으로 기준이 된다. 즉, 컬렉터가 입력과 출력이 공통이므로 이 회로를 컬렉터 공통이라고 한다.
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서