전자공학실험2 예비(3장)
- 최초 등록일
- 2012.04.09
- 최종 저작일
- 2011.03
- 8페이지/ 한컴오피스
- 가격 1,000원
소개글
전자공학실험2_예비
목차
목적
내용
3.2.3
3.2.3
3.2.3
생각
예비문제
본문내용
?? 목적
① MOS 전계효과 트랜지스터의 소신호 등가회로를 사용해 공통 소스 증폭기의 저주파 및 고주파 차단 특성 이해
② 공통 소스 증폭기를 구성해 주파수 응답 특성 해석 및 측정
?? 내용
3.2.1 공통 소스 증폭기
- 소스 접지 증폭기로 MOS 트랜지스터 증폭기 회로 중에서 가장 널리 사용되는 증폭기
- 신호전압 , 내부저항 는 신호원의 등가회로를 나타냄신호전압 : 을 통해 게이트에 인가되고 증폭된 신호는 드레인에서 를 통해
부하저항 에 전달
- 결합커패시터(차단커패시터) : 신호원을 연결할 때 트랜지스터의 직류동작점이 변화하지 않도록 신호를 결합하고 직류를 차단하는 역할
- , : 트랜지스터 바이어스 위한 전압 분할기 : 바이어스 안정성을 높이기 위한것
- 이상적 증폭기 : 모든 주파수 대역에서 일정한 이득값을 가짐실제적 증폭기 : 주파수에 따라 이득값이 변함, 특히 저주파 대역 및 고주파 대
역에서는 이득이 저하
-
결합커패시터와 바이패스커패시터는 완전한 단락회로, 커패시턴스틑 완전한 개방회로
- RC 결합 증폭기의 주파수 응답 특성을 주파수 축은 로그 스케일로, 이득을 나타내는 축은 중간대역에서의 이득 값으로 정규화하여 데시벨로 나타낸 것
참고 자료
없음