테브난과 노턴 정리

등록일 2002.11.08 한글 (hwp) | 2페이지 | 가격 1,000원

목차

1. 실험목표

2. 관련이론
1) 테브난(Thevenin) 및 노튼(Norton)의 정리
2) 테브난 등가회로를 이용한 풀이의 예

본문내용

* 테브난(Thevenin) 및 노튼(Norton)의 정리
이 정리들은 회로내의 피동 소자(R, L, C)들이 복잡하게 뒤섞여 있는 회로망에서 특정 부하에 걸리는 전압 또는 흐르는 전류를 계산할 때 유용하게 사용되어 질 수 있는 법칙이다. 부하를 제외한 회로의 구성을 하나의 전압원 또는 전류원과 등가 저항의 결선 형태로 표현하여 출력을 쉽게 구할 수 있도록 해준다. 그 등가 변환 형태는 다음과 같다.

참고 자료

http://eic.changwon.ac.kr/mechalab/lab2/tebnan/lab2_tebnan_theory3.html
*원하는 자료를 검색 해 보세요.
  • 전자공학 실험 ) 테브난과 노턴 등가 회로 정리 - 실험 예비, 결과 보고서 8페이지
    3. 실험을 위한 기초이론 (1) 테브난의 정리(Thevenin`s Theorem) (2) 노턴의 정리 5. 검토 및 토의 그리고 느낀 점 5) 느낀 점 ..
  • 중첩정리, 테브난과 노턴 12페이지
    1. 실험 목표 임의의 전원과 소자들의 연결을 이용하여 중첩정리와, Thevenin`s Theorem과 Norton`s Theorem을 이론값과 시뮬레이션 값의 비교를 통해 이해하는 것이다. 2. 실험 소요 부품 ◉ ..
  • [예비]테브난-노턴 등가회로, 평형브릿지 10페이지
    1. 테브난 및 노턴의 정리를 자세히 정리한다. ① 테브난의 정리 테브난의 정리는 그림 1에서 예시하는 바와 같이 두 단자 사이에 나타나는 임의의 선 형 회로망은 단일등가전압 와 단일 등가저항 로 대체될 ..
  • [결과보고서] 2. 전기회로 기본원리 II 4페이지
    ▶▶ 테브난, 노턴 등가회로 ① 실험결과로부터 테브난 등가회로와 노턴 등가회로를 그리고, isc=Veq/Req 임을 확인한다. ② 실험순서 ②에서 측정한 가변저항 RL값이 Req가 되는 이유를 확인한다. ③ 그림 2-..
  • 기초전자공학실험1 7주차 레포트 10페이지
    6. 결과 분석 및 토의 이 기본적인 저항값 측정을 끝내고, 테브난 등가 회로를 확인하기 위한 실험을 실행하였다. 이실험에서는 VTH값, RTH값의 계산값과 측정값을 비교해보고, IL값의 본래회로에서의 값과 테브난 등가회..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      4. 지식포인트 보유 시 지식포인트가 차감되며
         미보유 시 아이디당 1일 3회만 제공됩니다.
      상세하단 배너
      최근 본 자료더보기
      상세우측 배너
      추천도서
      테브난과 노턴 정리