[논리회로] 시프트레지스터

등록일 2002.11.07 한글 (hwp) | 2페이지 | 가격 1,000원

목차

목 적

기 본 이 론

본문내용

4, 8개 또는 그 이상의 플립-플롭을 갖는 시프트 레지스터는 IC 형태에서 매우 유용하다. 그림 24.1은 8비트 serial-in, serial-out 시프트 레지스터를 나타낸다
Serial-in의 의미는 데이터가 한 번에 한 비트씩 첫 번째 플립플롭으로 이동(Shift)하는 것을 의미하며, 여기에서 플립플롭은데이터를 병렬로 저장할 수 없다. Serial-out 의미는 마지막 플립플롭에서 출력되는 데이터만 단지 읽어낼 수 있다는 의미며, 그 이외에의 다른 플립플롭으로부터의 출력은 IC 단지에 연결할 수가 없다. 여기에서 사용된 플립플롭은 마스터-슬레이브 S-R 플립플롭이다. 이러한 플립플롭은 입력조합 S=R=1이 허용되지 않는 것을 제외하면 마스터-슬레이브 J-K 플립플롭 동작과 비슷하다. 그림 24.1(b)에서 첫 번째 플립플롭 입력은 S=AB, R=(AB)이다. 그러므로 AB=1일 때 클럭이 가해지면 1이 레지스터로 들어간다. 만일 AB=0이면 0이 레지스터로 들어간다. 클럭은 인버팅 버퍼(inverting buffer)를 통하여 가해지므로 플립플롭은 상태를 1에서 0으로 천이할 때 변화되지 않고, 0에서 1로 천이(상승점)할 때 변한다. 입력 클럭펄스의 0-1 상승점때 변화시킨다.
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서