[전자회로] 능동 부하를 가진 BJT 차동 증폭기

등록일 2002.11.06 한글 (hwp) | 4페이지 | 가격 1,000원

목차

*실험 목적
*기본 지식
*준 비
*실 험 방 법
*Pspice 시뮬레이션
*실험 결과
*고 찰

본문내용

정전류 IEE는 균등하게 나뉘어진다. Q1 = IEE/2의 전류를 다이오드 결선 트랜지스터 Q3로부터 끌어들인다. β》1이면, Q4는 IEE/2가 된다. 이 전류가 Q2의 컬렉터에 흐르는 전류와 크기가 같기 때문에, 출력단자에는 출력 전류가 흐르지 않는다. 차동 신호 전압 vd가 차동 증폭기의 입력에 인가된 경우에 대해서 생각해 보기로 하자. 이 경우에는, 신호 전류 gm(vd/2)가 Q1과 Q2의 컬렉터에 각각 흐를 것이다. 전류 미러는 전류 신호 gm(vd/2)를 Q4의 컬렉터를 통해서 재생해낼 것이다. 따라서, 두 신호 전류는 출력 마디에서 합쳐져서 (gmvd)의 전체 신호 전류를 출력시킬 것이다. 여기서 만일 우리가 뒷단 증폭기의 입력 저항이 매우 크다고 가정한다면, 출력 단자의 전압 신호는 전체 신호 전류 (gmvd)와 출력 단자와 접지 사이의 전체 저항 Ro에 의해서 결정될 것이다.
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기