[전기전자실험] 플립플롭, 래치 실험

등록일 2002.10.29 한글 (hwp) | 9페이지 | 가격 1,000원

목차

1.목적
2.준비
3.이론
4.실험결과및분석
토의, 분석
5.실험후고찰
플립플롭 회로, 종류

본문내용

1. 목적
순차식 논리회로의 기본 소자인 플립플롭과 래치의 여러 종류(D타입, T타입, RS타입, JK 타입)에 대한 기능의 차이를 알아보고 동작조건을 확인한다.

2. 실험 준비
IC : 74LS00 3개, 74LS04 1개
직류 전원 장치
브레드 보드
오실로스코프

3. 이론

R=1과 S=0인 경우를 생각해 보자. 입력 R가 1이므로 출력 Q는 의 값에 무관하게 0으로 리셋(reset)되고, 이볅 S가 0이므로 출력 는 Q값의 반대값, 즉 1이 되고, 이렵 R은 리셋 이렵이라 부른다.

역으로 R=0, S=1인 경우를 생각해 보면, 출력 Q는 1로 셋(set)되고 출력는 0으로 리셋되는 것을 알 수 있으며, 따라서 입력 S를 셋입력이라 부른다. 두 입력 R과 S 모두 0인 경우에는 현재 상태의 Q와 값을 그대로 유지하게 된다. 위와 같이 두 개의 NOR 게이트로 이루어진 회로를 RS래치라 부른다.
*원하는 자료를 검색 해 보세요.
  • 디지털논리회로실험 - 제 10장 플립플롭 14페이지
    디지털회로실험 예비 보고서 (제 10장 플립플롭) 학과 학번 성명 1조 ... 플립플롭 1. 실험 목적 및 기본 개념 기억소자로서의 플립플롭의 기본 ... 개념을 이해하고 각종 플립플롭의 원리 및 동작 특성을 실험을 통하여 이해함
  • 플립플롭의 기능 예비보고서 11페이지
    실험 목적 [1] 래치 회로의 기능을 이해하고 R-S 플립플롭의 구조와 ... 9장 예비보고서 2009069160 김기훈 실험 제목 플립플롭의 기능 ... -flop)이라고 하는 소자 래치(latch) : 기본적인 플립플롭(basic
  • d래치 &d플립플롭 verilog 24페이지
    1. 실험목적 순차회로의 기본인 D래치와 D플립플롭을 Reset기능이 ... module d_flipflop32(d,clk,q);//32비트 D플립플롭 ... 비트를 8비트 플립플롭으로 만듬 d_flipflop8 flipflop2
  • 5. 플립플롭래치 7페이지
    제목 5 플립플롭래치 실험 일자 제출자 이름 제출자 학번 팀원 ... . RS 플립플롭타이밍 선도> 클록입력 CLK 단자에 인버터를 ... 겠다. 앞선 실험 결과에서 본 것처럼 래치, 플립플롭의 특성, 디지털
  • [Counter구현]래치(Latch), FF, Counter 구현 (Verilog) 0페이지
    . 래치(Latch)는 기본적인 플립플롭을 말하며 NOR Gate를 사용하여 ... (FlipFlop) 플립플롭은 제어신호와 클럭 신호를 입력으로 갖는 기억소자로 다양한 ... 종류(SR, JK, D, T 플립플롭 등)이 있다. 플립플롭래치
  • 실험5. 플립플롭래치 5페이지
    실험5. 플립플롭래치 학 번 2003040520 성 명 우 재 홍 ... . ○ 플립플롭(Flip Flop) 래치플립플롭 차이 래치 ... . : 래치와 Edge-triggered 플립플롭의 가장 큰 차이
  • 실험8-카운터-예비레포트 13페이지
    . 플립플롭 내용 1 실험 목적 2 2 관련 이론 2 2.1 비동기식 ... BIT 이진 가감산 카운터를 설계하라. 11 4.4 12 실험 목적 플립플롭 ... 구현해 본다. 관련 이론 플립플롭(flip-flop)과 래치(latch
더보기
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      4. 지식포인트 보유 시 지식포인트가 차감되며
         미보유 시 아이디당 1일 3회만 제공됩니다.
      상세하단 배너
      최근 본 자료더보기
      상세우측 배너
      추천도서
      [전기전자실험] 플립플롭, 래치 실험