[결과보고서] 소신호 공통 베이스 교류증폭기 실험
- 최초 등록일
- 2011.11.10
- 최종 저작일
- 2011.10
- 4페이지/ 한컴오피스
- 가격 2,000원
소개글
전자회로실험
목차
없음
본문내용
소신호 공통 베이스 교류증폭기 실험
실험 목적
소신호 공통 베이스 증폭기의 직류 및 교류 등가회로에 대한 개념을 이해하고 입력전압과 출력전압 사이의 관계를 실험을 통하여 고찰한다.
관련 이론
공통 베이스 증폭기
공통 베이스 증폭기는 교류증폭기 구성방법 중에서 가장 낮은 입력임피던스(40~300Ω)와 가장 높은 출력임피던스(300KΩ~3MΩ)를 가진다. 또한 전류이득은 1보다 약간 작으나 전압이득이 상당히 크기 때문에 전력이득은 중간 정도의 값을 가진다. 공통 베이스 증폭기는 저주파회로에서는 거의 사용되지 않으나 신호원이 매우 낮은 저항 출력을 가지는 고주파 응용에 적합하다. 공통베이스 증폭기의 동작우너리를 이해하기 위해 직류 및 교류 등가회로에 대한 개념이 필요하게 된다.
① DC 등가회로의 형성
공통 베이스 증폭기에서 캐패시터들을 개방시키면 DC 등가 회로가 얻어지며 이로부터 필요한 DC량을 결정할 수 있다.
실험 기기 및 부품
트랜지스터 2N3904 1개
저 항 1KΩ, 2,2KΩ, 4.7KΩ, 10KΩ, 12KΩ, 56KΩ, 0.1MΩ, 1MΩ,
3MΩ, 5MΩ, 10MΩ
캐패시터 1F (2개), 100F
오실로스코프 1대
전원공급기 1대
디지털 멀티미터 1대
신호발생기 1대
실험 방법
그림 8-5의 회로를 결선하라
그림 8-5에 대한 직류등가회로를 구한 다음 표 8-1에 나타나 있는 DC량에 대한 이론값과 측정값을 각각 구하여 표 8-1에 기록하라.
그림 8-5에 대한 입력 파형과 출력 파형을 오실로스코프로 측정한 후 파형을 도시하라. 측정된 입출력 파형을 근거로 전압이득을 계산하라.
참고 자료
없음