[컴퓨터 구조] 파이프라인

등록일 2002.10.11 한글 (hwp) | 3페이지 | 가격 400원

목차

1.1파이프라인의 원리
1.2파이프라인의 단계수와 파이프라인 속도
1.3파이프라인 단계의 지연시간
2.인스트럭션 수행 파이프라인
3.파이프라인 장애

본문내용

3. 파이프라인 장애
⑴구조적 장애 - 하드웨어 구조로 인한 장애로 두 개 이상의 인스트럭션들이 동시에 수행되어야 할 때 이들 인스트럭션들의 수행에 필요한 하드웨어 자원을 제공받지 못하기 때문에 동시 수행이 불가능하므로 발생하는 장애.
하나의 파이프라인 단계가 같은 클록 사이클에 하나 이상의 인스트럭션의 수행을 위하여 필요한 경우 - 발생하지 않음
같은 클록 사이클에 하나 이상의 서로 다른 단계가 서로 다른 인스트럭션을 수행하는데, 그 단계들에서 같은 하드웨어 자원을 사용하려하는 경우
덧셈기로 인한 구조적 장애(IF단계와 A단계) → 덧셈기를 하나 더 둠
레지스터 접근으로 인한 구조적 장애(DR단계와 SR단계) → 한 클록 사이클에 레지스터에 두 가지 접근이 가능하게 함(클록사이클 전반에 레지스터에 데이터를 기억시키고, 클록사이클의 후반에 레지스터에서 데이터를 읽을 수 있게 설계)
주기억 장치로 인한 구조적 장애(IF단계와 M단계) → ①2포트 주기억 장치 사용: 한 포트는 인스트럭션을 위한 주기억장치 접근에 사용, 다른 포트는 데이터를 위한 주기억장치 접근에 사용
②주기억 장치를 인스트럭션 전용 기억장치와 데이터 전용 기억 장치로 분리

참고 자료

컴퓨터 구조화, 조정완 저, 정익사, 2001
*원하는 자료를 검색 해 보세요.
  • [컴퓨터 구조] 파이프 라인 3 페이지
    프로세서는 Fetch(FE, 실행), Decode/Issue(DI 해독 및 발송), Execute(EX 실행), Writeback(WB 재기록)로 구성되는 4 단계의 파이프라인을 사용한다고 가정한다. EX 단계를 제외한 나머지..
  • 컴퓨터 시스템 구조 9장 연습문제 2 페이지
    9-9. 컴퓨터에 대하여 여섯 세그멘트 명령어 파이프라인을 수식으로 정의하고, 각 세그멘트에서 수행되는 동작을 명시하여라. Segment 1 : 메모리에서 명령어를 fetch한다. Segment 2 : 명령어를 디코딩한..
  • 컴퓨터 구조 및 설계 [4판_ARM버전]_4장 요약 8 페이지
    4장 프로세서 서론 이 장에서는 프로세서를 구현하는데 사용되는 원리와 기법들에 대한 설명을 포함한다. 데이터패스를 만들고 MIPS 같은 명령어 집합 구현에 충분한 프로세서의 간단한 버전을 구성한다. 또 많은 부분을 좀 더..
  • Verilog 를 이용한 CPU의 Pipeline 구현 (컴퓨터 아키텍쳐 실습) 3 페이지
    1. 실험 목표 Pipelined CPU를 구현하고, pipelining을 통해 CPU의 throughput을 증가시킬 수 있음을 알 수 있다. 2. 내용 Lab 06에서 bus-type datapath와 microp..
  • [컴퓨터 구조] CPU-Pipeline 7 페이지
    MIPS R4000 MIPS R4000은 총 8개의 stage로 이루어져 있으며 각 스테이지는 한 PCycle 동안 실행된다. PCycle은 MasterClock의 두배의 주파수를 가진다. 즉 2 PCycle = Master..

이 자료와 함께 구매한 자료

      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서