[전자공학과] 에미터 공통 증폭기회로 특성

등록일 2002.09.15 | 최종수정일 2015.04.24 한글 (hwp) | 10페이지 | 가격 300원

목차

■이 론
(1) 에미터 공통 증폭기회로 전류이득
가) 트랜지스터 회로 구성 방법
나) 에미터 공통 회로 전류이득
다) 베이스 공통 회로
라) 콜렉터 공통 회로
(2) 에미터 공통 증폭기 바이어스 및 전압이득
가) 소신호 증폭기로 동작하는 에미터 공통 증폭기
나) 에미터 공통 회로 바이어스 및 안정화 기법
다) 에미터 바이패스 캐패시터의 역할
라) 전압 분배 바이어스 회로
(3) 에미터 공통 증폭기 임피던스, 전력 및 위상관계
가) 입력 임피던스
나) 출력 임피던스
다) 전력이득
라) 위상관계

■예비보고서
(1) 에미터 공통 회로에서 전류이득 를 정의하고, 측정하는 방법을 설명하라.
(2) 실험방법에서 NPN 트랜지스터가 아닌 PNP 트랜지스터의 를 측정하려면 회로가 어떻게 구성되어야 하는지 그려라.
(3) 그림 8-5에서 에미터 바이패스 캐패시터 CE의 목적이 무엇이며, CE가 있을 때와 없을 때의 전압이득의 차이점이 무엇인지 요약하라.
(4) 그림 8-5에서 RE가 하는 역할은 무엇인지 설명하라.

본문내용

■ 이 론
(1) 에미터 공통 증폭기회로 전류이득
가) 트랜지스터 회로 구성 방법
세 개의 단자를 가진 트랜지스터는 기본적으로 세가지 다른 방법으로 연결될 수 있다. 이 방법들은 그림1 에 보여주듯이 에미터 공통(혹은 접지:C.E.), 베이스 공통(C.B.), 콜렉터 공통(C.C.)으로 연결하는 것이다.

나) 각 회로는 세 개의 단자 중의 1개가 입력 및 출력에 공통으로 연결되어 있다. 트랜지스터가 유용하게 사용되는 이유는 전류를 제어하는 능력 때문인데, 이 제어 능력은 전류의 스위칭이나 증폭의 형태를 취하며, 이는 전자산업분야에 매우 다양한 응용범위를 갖는다.

에미터 공통 회로 전류이득
그림1 (a) 의 에미터 공통 회로는 가장 많이 사용되는 증폭기 구조인데, 이 회로에서는 입력신호가 베이스와 접지 사이에 가해지고 출력신호는 콜렉터와 접지 사이에서 얻어진다. 아주 작은 양의 베이스 전류가 매우 큰 양의 콜렉터 전류를 제어할 수 있으며, 출력전류가 입력전류보다 큰 경우 다음과 같은 베타(beta : )라고 하는 전류이득을 얻는다.
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서