Logics를 이용한 논리회로 설계보고서
- 최초 등록일
- 2011.04.24
- 최종 저작일
- 2010.11
- 71페이지/ 한컴오피스
- 가격 6,000원
소개글
논리회로수업에서 했던 logic works5를 이용해 논리회로를 Design하는 과제입니다.
시뮬레이션 구성과 시뮬레이션 결과 캡쳐화면, 결과표로 구성되어 있습니다.
목차
1. 시뮬레이터 요약
2. 설계 1: 기본 논리게이트 설계 및 구현
3. 설계 2: 불 대수와 드모르간의 정리 설계 및 구현
4. 설계 3: Exclusive-OR 게이트 설계 및 구현
5. 설계 4: 가산기와 감산기 설계 및 구현
6. 설계 5: 인코더와 디코더 설계 및 구현
7. 설계 6: 멀티플렉서와 디멀티플렉서
8. 설계 7: 코드변환기
9. 설계 8: 플립플롭
10. 설계 9: 비동기식 카운터
11. 설계 10: 동기식 카운터
12. 결론
본문내용
1. 시뮬레이터 요약
▷ 프로그램 : Logic Works 5
▷ 제공하는 소자
- 입출력 및 전원 관련 소자
- 조합회로
- 스파이스(Spice)회로
- 아날로그 소자
- VHDL(VHSIC Hardware Description Language)
- 디지털 게이트
- 74시리즈 등
▷ 장점 :
- 드래그 앤 드롭 형식으로 모든 소자를 쓸 수 있어서 편리하다.
- 회로의 최종 부분에서뿐만 아니라 중간에서도 중간결과를 볼 수 있게 되어있어서 시뮬레이션 도중에 쉽게 디버그할 수 있다.
- VHDL도 가능하다
- 자신만의 라이브러리를 구성할 수 있다.
- 다른 툴에 비해 사용하기 간단하다.
- 기능이 강력하다
- 단시간에 익힐 수 있다
- 실제 실험하기 전에 회로를 구성하여 시뮬레이션 해볼 수 있어서 시행착오를 줄일 수 있다.
참고 자료
없음