예비보고서- 실험8 피드백 및 OP Amp 회로 실험
- 최초 등록일
- 2011.03.19
- 최종 저작일
- 2011.03
- 36페이지/ 한컴오피스
- 가격 1,000원
소개글
피드백 및 OP Amp 회로 실험
목차
1. 개요 1
2. 관련이론 1
2.1 OP-AMP 1
2.2 설계 시 주의 사항 4
2.3 용어해설 6
2.4 uA741 OP-AMP 7
2.5 OP-AMP 증폭기 9
3. 실험기기 15
4. 예비보고서 15
5. 실험순서 18
5.1 비반전 증폭기 18
5.2 반전증폭실험 23
5.3 가산증폭기 27
6. Datasheet(uA741) 31
본문내용
개요
아주 높은 전압 이득을 가지고 있는 OP AMP의 일반적인 특성을 알아보고, Negative feedback을 이용한 반전(inverting), 비반전(non-inverting) 전압 증폭기 (amplifier) 및 가산 증폭기(summer)의 동작을 확인해 본다.
관련이론
OP-AMP
Op-amp, 즉 연산증폭기란 수학적 기능을 수행하는 증폭기를 의미한다. 최초의 op-amp는 아날로그 컴퓨터에 사용되었으며 덧셈, 뺄셈, 곱셈 등의 수학적
연산을 수행했다. 대표적인 op-amp는 0부터 1MHz 이상의 주파수에 이르기까지 사용할 수 있으며 고이득 직류증폭기(high-gain dc amplifier)이다. 직류증폭기란 어떤 한 증폭단의 출력이 커패시터를 거치지 않고 바로 다음 단의 입력에
접속되는 것을 말한다. 결합 커패시터가 없으므로 단과 단 사이는 앞단의 dc신호와 ac신호가 동시에 결합된다.
Op-amp는 위의 그림에서와 같이 크게 입력단, 증폭단, 출력단의 세 부분으로 나뉜다. 우선 입력단은 차동증폭기로 구성되며 증폭보다는 입력 임피던스를 크게 하고 입력옵셋전압과 common mode rejection을 작게 하는데 중점을 둔다.
Op-amp에서 본격적으로 전압이득을 키워주는 곳은 입력단 다음으로 오는 증폭단이다. 출력단은 출력 임피던스를 작게 하여 부하측에 최대한의 전력을 전달하는 역할을 하며 보통 B급 푸시풀 이미터팔로워를 이용한다.
참고 자료
없음