[정보통신] 연산증폭기와 차동증폭기

등록일 2002.06.28 한글 (hwp) | 4페이지 | 가격 1,000원

목차

- 연산증폭기
- 차동증폭기

본문내용

- 연산 증폭기 (Operational Amplifier)
연산증폭기는 전압이득(Voltage gain)이 매우 높고 안정한 증폭기를 의미하며 입력 임피던스는 매우 크고 출력 임피던스는 매우 작은 회로이다. 연산증폭기에 외부회로를 연결하면 선형 또는 비선형의 연산을 할 수 있다.
이상적인 증폭기는 다음의 조건을 만족한다.
* 입력 임피던스 Ri --> ∞ (open circuit)
* 출력 임피던스 Ro --> 0 (short circuit)
* 전압 이득 Ad --> ∞ (Vd=0)
Op-amp(연산증폭기)는 고이득, 직결합된 차동 선형 증폭기로서, 응답특성은 출력과 입력 사이의 부귀환에 의해 외부적으로 제어가 가능하다. 연산 증폭기는 가산 적분 및 미분 등 수학적인 연산을 수행 할 수 있다 .다음의 그림은 연산 증폭기의 회로표기 이다.
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서