• 캠퍼스북
  • 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

Relatively Simple CPU 설계

*민*
최초 등록일
2011.03.06
최종 저작일
2010.10
15페이지/한글파일 한컴오피스
가격 1,500원 할인쿠폰받기
다운로드
장바구니

소개글

컴퓨터 구조 수업시간에 작성한 레포트 입니다.
Relatively Simple CPU 설계를 위한 간단한 개념 요약 및 RSCPU 설계와 명령어 구동화면을 캡쳐하여 깔끔하게 정리한 레포트 입니다.
레포트 점수 만점 받고 A+ 학점 받았습니당

목차

1. 문제정의

2. Relatively Simple CPU 의 사양

3. 명령어의 인출 과정

4. 명령어 실행
4.1. NOP 명령어
4.2. LDAC 명령어
4.3. STAC 명령어
4.4. MVAC 명령어
4.5. MOVR 명령어
4.6. JUMP 명령어
4.7. JMPZ 명령어

5. 참고 자료

본문내용

2. Relatively Simple CPU 의 사양

Relatively Simple CPU의 ISA 에는 3개의 레지스터가 있다. 레지스터로는 8비트 누산기 AC, 레지스터 R, 1비트 영 플래그 Z가 있으며 이는 프로그래머가 직접 제어할 수 있다.
각각의 레지스터의 기능을 살펴보면 먼저 8비트 누산기 AC는 산술 및 논리 연산의 결과를 받으며, 산술 및 논리 연산 명령어가 사용하는 두 개의 오퍼랜드 중에서 하나의 오퍼랜드를 제공한다. 데이터가 메모리로부터 적제되면 누산기로 간다. 메모리에 저장되는 데이터 또한 AC에서 나온다.
레지스터 R은 8비트 범용레지스터이며 모든 2개의 오퍼랜드를 가지는 산술 및 논리 명령어에 대하여 두 번째 오퍼랜드가 여기서 제공된다. 또한 누산기가 조만간에 사용할 임시 데이터를 저장하는데도 이 레지스터가 사용된다.
마지막으로 1비트 영 플래그 Z는 산술 혹은 논리 명령어가 실행될 때마다 설정된다.
Very Simple CPU에서처럼 이 Relatively Simple CPU도 명령어 집합 구조에 나타난 것이외에 몇 개의 레지스터를 더 갖는다.

이하생략

참고 자료

Relatively Simple CPU Simulator :
http://media.pearsoncmg.com/aw/aw_carpinel_compsys_1/rscpu/web.html

이 자료와 함께 구매한 자료

자료후기(1)

*민*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
Relatively Simple CPU 설계 무료자료보기
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업