[디지털 공학] 10진 보수기 설계

등록일 2002.06.17 한글 (hwp) | 8페이지 | 가격 500원

목차

※ 10진 보수기 설계
1. State diagram, table
2. Reduction
3. Assignment
4. Excitation table

※ Controller 설계
1. State diagram ,state table
2. Assignment
3. Excitation table
4. FF excitation equation

※ Loading & shift register 제어 부분 설계
1. State daigram & state table
2. Assignment
3. Excitation table
4. FF excitation equation

본문내용

4. FF excitation equation

위와 같이 부분적으로 설계하여 하나의 10진 보수기를 설계하였다.
클럭이 들어갈 때 1bit 씩 shift register에 입력되고 각각 보수가 취해져서 최종적으로 4클럭 후에 완성된 10진 보수가 나타나게 된다
*원하는 자료를 검색 해 보세요.
  • [Flowrian] Decade Counter (TTL 7490) 회로의 Verilog 설.. 10 페이지
    - 본 회로는 2개의 카운터 - 2진 카운터와 5진 카운터 - 를 포함하고 있어 이들의 외부 단자들을 서로 연결시켜 10진 카운터를 구현할 수 있다. 혹은 개별적으로 2진 카운터와 5진 카운터를 따로 구현하여 사용할 수도 있다..
  • 기초전자회로실험 실험결과보고서 2진카운터와 2진수 5 페이지
    1) 결과 및 고찰 실습 1. 비동기식 4비트 2진 카운터 IC에 대한 데이터시트와 논리회로도를 참고함 아래의 논리회로도로 회로를 구성 (CLR는 HIGH를 준다) Osilloscope 단자가 2개 이므로..
  • 2진수와 2진카운터 3 페이지
    이번 실험은 2진 카운터의 작동원리와 그에 대한 Timing diagram 을 확인하는 실험 이다. 디지털공학 시간에 배운 JK F/Fs 의 특성을 알고 있었기 때문에 그에 대한 결과값과 Timing diagram을 예측..
  • 디지털 회로 실험 / 인터비젼 / 예윤해, 정연모, 송문빈 / 9장(8비트 동기식 카운터).. 5 페이지
    예 비 보 고 서 < 실험 9 : 8비트 동기식 카운터 > 1. 목적 1) 동기식 카운터의 동작 원리를 이해한다. 2) 동기식 리셋의 동작원리를 이용한다. 3) 브레드보드와 TTL을 사용하여 기본 회로를 구성하..
  • 2진 카운터와 2진수 6 페이지
    1) 실험 목적 ① 2진 계수기 (Binary Counter)의 동작을 습득한다. ② 2진수의 표기와 계산을 학습한다. 2) 준비 사항 ① CRO - 1대 ② 전원(DC +5V, 100mA) - ..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서