반전,비반전회로(예비)
- 최초 등록일
- 2010.11.25
- 최종 저작일
- 2010.11
- 5페이지/ 한컴오피스
- 가격 1,500원
소개글
A+자료입니다.
목차
1. 실험 목적
2. 실험 이론
3. 실험 장비 및 부품
4. 실험 방법
본문내용
1. 실험 목적
(1) OP 앰프의 기본 특성을 이용한 비반전 및 반전 증폭 회로를 구성하고 그
원리를 이해한다.
2. 실험 이론
(1) 반전 증폭기
연산 증폭기는 개방 전압 이득이 매우 높기 때문에 포화를 이용한 비선형 동작 이 요구되는 상황이 아니면 출력과 입력을 소자로 결합하여 궤환(feedback)을 이용하여야 선형 동작이 가능하다. [그림 1-(a)]은 두 개의 저항을 사용하여 연 산 증폭기의 전체 전압 이득을 쉽게 조정 할 수 있도록 한 반전 증폭기이다.
반전 증폭기는 비반전 입력단은 단락시키고 반전 입력단에 신호를 입력시키며 저항 R2 를 통해 출력과 입력 사이의 궤환을 형성시킨다. [그림 1-(b)]는 반전 증폭기를 가상 단락으로 해석하는 것이다. 먼저 접지에 의해 이므로 가상 단락의 단락 성질에 의해
[식 - 1]
이 된다. 따라서 저항 R1 에 흐르는 전류 i는 다음과 같이 주어진다.
[식 - 2]
그리고 가상 단락의 개방 성질에 의해 반전 입력단은 개방과 같으므로 전류 i 는 모두 저항 R2를 통해 흐르게 된다. 따라서 출력 전압은
[식 - 3]
이므로 [식 - 2]와 [식 - 3]로부터 전압 이득 는 다음과 같다.
[식 - 4]
이상으로 음의 전압 이득에 의해 출력은 입력과 위상이 반전되므로 반전 증폭 기라 하는 것이다. 그리고 반전 증폭기의 매력은 전압 이득이 단지 두 저항 R1과 R2의 비로만 결정된다는 것이며 저항의 비를 조절함으로써 전압 이득을 손쉽게 가변시킬 수 있다는 점이다.
(2) 비반전 증폭기
반전 증폭기에서 접지와 신호원의 위치를 반대로 하면 [그림 2-(a)]와 같이 비 반전 증폭기가 되며 가상 단락을 통한 해석은 그림 (b)와 같다. 신호원은 비반 전 입력단으로 입력되므로
[식 - 5]
이며 가상 단락의 단락 성질에 의해
[식 - 6]
참고 자료
전기전자공학의 길라잡이/신윤기 저/인터비전/2005/440 ~ 442page