논리회로
- 최초 등록일
- 2010.10.09
- 최종 저작일
- 2009.06
- 5페이지/ 한컴오피스
- 가격 1,000원
소개글
논리회로
목차
1. 이 론
2. 실험목적
3. 실험방법
4. 실험결과
5. 소감
본문내용
1. 이 론
-반가산기
반가산기란 두 개의 2진수 한자리를 입력하여 합(sum)과 캐리(carry)를 구하는 덧셈 회로이다. 캐리는 입력 값이 모두 1인 경우에만 1이 되고, 합은 입력 두 개중 하나만 1이면 결과는 1이 된다.
-전가산기
전가산기(full adder)란 2개의 비트 A, B 와 밑자리로부터의 자리올림 C(in)을 더해 합Σ와 윗자리로의 자리올림 C(out)을 출력하는 조합회로이다.
(중략)
5. 소감
이번 실험은 전가산기와 반가산기를 브레드보드에 설계하는 것이었다. 이 실험은 알고있던 게이트를 연결하여 설계하는 것이어서 쉬웠지만 74LS47 IC소자로 7-세그먼트에 0~9까지 표현하는 것은 좀 어려웠다. 왜냐하면 74LS47 소자에는 다른 소자와 다른 부가기능들이 있었기 때문이다. 부가기능 중에는 LT, RBO, BI/RBO 등등 처음보는 부가기능들이 있어서 연결을 어떻게 해야 할지 잘 몰라서 어렵고 정말 난감했다. 그리고 74LS47소자가 없어서 74LS48소자를 74LS04 소자를 이용해서 연결하였는데 이때 또 74LS04소자도 별로 없어서 정말 힘들었던 실험이었다. 실험을 할 수는 있었는데 소자가 없어서 찾느냐고 더 고생했던 실험이었다.
참고 자료
없음