• 캠퍼스북
  • LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

xilinx를 이용한 계수기(카운터, Counter)설계

*승*
최초 등록일
2010.06.24
최종 저작일
2010.05
13페이지/파워포인트파일 MS 파워포인트
가격 1,500원 할인쿠폰받기
다운로드
장바구니

소개글

논리회로설계실험 중에서 xilinx프로그램을 이용한 계수기(카운터, counter) 설계 레포트입니다. 실험에 필요한 이론과 설계 소스, 시뮬레이션 결과 모두 나와있고 토의까지 포함되어 있습니다.

목차

1. 설계 배경 및 목표
2. 관련 기술 및 이론
3. 설계 내용 및 방법
4. 설계 결과
5. 토의

본문내용

1. 설계 배경 및 목표
• J-K 플립플롭과 카운터의 정의와 특성을 알고 이해한다.
• Load / Clear기능이 있는 카운터를 설계하고 Test Bench Waveform을 이용하여 시뮬레이션 결과를 출력한다.
• CLR기능이 있는 J-K 플립플롭 4개를 이용하여 비동기 10진 카운터를 설계한다.
• 설계한 비동기 10진 카운터를 Test Bench Waveform을 이용하여 시뮬레이션하고 결과를 출력한다.

2. 관련 기술 및 이론
(1) 계수기( Counter)
디지털 카운터(Counter, 계수기)는 일정한 주파수의 클럭을 입력으로 하여 정해진 순서대로 계수(Count), 분주(Frequency division)하거나 디지털 시스템의 제어를 순차적으로 실행하는 순서 논리회로이다.
① 비동기 카운터(Asynchronous Counter)
- 직렬 카운터 또는 리플 카운터(ripple counter)라고도 하며, 내부에 플립플롭이 종속 연결되어 있어서, 첫 번째 플립플롭에만 외부 클럭을 인가하고 그 다음 플립플롭부터는 바로 앞단 플립플롭의 출력이 클럭 펄스로 인가된다. 비동기 카운터는 동기식 카운터에 비해 회로가 간단해진다는 장점이 있으나 전달지연이 커진다는 단점이 있다.

참고 자료

없음
*승*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

최근 본 자료더보기
탑툰 이벤트
xilinx를 이용한 계수기(카운터, Counter)설계
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업