• 파일시티 이벤트
  • 캠퍼스북
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

[논리회로실험]실험3예비보고서 가산기,감산기

*민*
최초 등록일
2010.04.12
최종 저작일
2009.03
8페이지/워드파일 MS 워드
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

[논리회로실험]실험3예비보고서 가산기,감산기

시뮬레이션 등 실험결과해석 포함

목차

(1) XOR gate(IC 7486)와 AND gate(7408)을 이용하여 반가산기를 구성하여 보아라
(2) 반가산기를 이용하여 전가산기를 구성하라.
(3) 가산기를 설계하는 방법에는 serial과 parallel 2가지의 방법이 있다. 이 두 방법의 특징과 논리회로 설계 방식을 설명하시오. 또한 이 두 방법을 이용하여 4-bit serial adder와 4-bit parallel adder를 각각 구성하시오.
(4) 이론의 반감산기의 진리표를 참고하여 부울 함수를 구하고 논리회로를 구성하시오.
(5) 이론의 전감산기의 진리표를 참고하여 카노맵을 통해 부울 함수를 구하고 논리 회로를 구성하시오.
(6) 반감산기를 이용하여 전감산기를 구성하시오.
(7) 전가산기를 이용하여 전감산기를 설계하고 위의 문제 (5)에서 구성한 회로와 비교하시오.

본문내용

(3) 가산기를 설계하는 방법에는 serial과 parallel 2가지의 방법이 있다. 이 두 방법의 특징과 논리회로 설계 방식을 설명하시오. 또한 이 두 방법을 이용하여 4-bit serial adder와 4-bit parallel adder를 각각 구성하시오.
•Serial method
직렬 방식은 가수와 피가수의 비트 쌍들이 직렬로 각각 한비트씩 전가산기에 전달되는 방식이다. 전가산기 하나만으로 n비트 가산을 할수 있게 구성되어 있다. 시프트 레지스터 2개에 입력 A, B를 넣어 LSB가 맨 오른쪽에 오도록 하고 전가산기의 Sum Carry를 저장하도록 Sum register와 Carry storage(플립플롭)을 전가산기에 연결하면 곧 직렬 가산기가 된다. 클릭 펄스가 들어올때마다 한 비트씩 A, B가 전가산기에 들어가고 가산되어 나온 Sum은 Sum register에 저장되고 Carry를 플립플롭에 일시 저장하고 다음 비트의 가산에 Carry 입력으로 들어간다. 여러 개의 입력을 가산할 필요가 있을 때에는 Accumulator를 시프트 레지스터로 사용가능하며 직렬 가산기는 회로가 작다는 단점이 있지만 직렬로 연속 동작을 하면 많은 시간이 걸린다.

참고 자료

없음
*민*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 한글파일 아주대 논리회로실험 실험3 가산기 & 감산예비보고 8페이지
    실험3 예비보고서 IEEE Code of Ethics (출처: http:/ ... 회로 결선도 실험1. 반가산실험2. 전가산실험3. ... 반감산실험4. 전감산기 5. 실험 과정 실험1.
  • 한글파일 [논리회로실험] 실험3. 가산기&감산기 결과보고 5페이지
    진리표는 예비보고서의 예상 결과 값과 동일하게 나왔다. * 실험 2 : 전가산기 ... 진리표는 실험1과 마찬가지로 예비보고서의 결과 값과 동일하게 나왔다. * ... 실험 3 : 반감산기 1) 실험 과정 - 주어진 회로를 설계한다. - 출력
  • 한글파일 예비보고서(7 가산기) 9페이지
    실험제목 : 가산기 - 예비보고서 1. ... 생성기/검사기 등 여러 종류의 고정기능 조합논리회로 중에서 지난 실험에서는 ... 실험순서 (1) 디지털 실험기판 위에 반가산회로 (a)를 구성하고 A,
  • 한글파일 가산실험보고 10페이지
    실험보고가산기 1. ... 실험방법 및 순서 5.1 예비보고에서 준비한대로 7400계열의 NAND 게이트들을 ... 실험 예비보고 3.1 앞에서 설명한 방법을 ?
  • 한글파일 논리회로실험 병렬 가산기 설계 6페이지
    논리회로설계 실험 예비보고서 #3 실험 3. 병렬 가산기 설계 1. ... 병렬가산논리회로 오른쪽의 그림은 8bit 병렬가산기의 논리회로도이다. ... /k97b1114/140159291396 4) 병렬 가산기 : 논리회로설계실험
더보기
최근 본 자료더보기
탑툰 이벤트
[논리회로실험]실험3예비보고서 가산기,감산기
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업