[논리회로실험]실험3예비보고서 가산기,감산기
- 최초 등록일
- 2010.04.12
- 최종 저작일
- 2009.03
- 8페이지/ MS 워드
- 가격 1,000원
소개글
[논리회로실험]실험3예비보고서 가산기,감산기
시뮬레이션 등 실험결과해석 포함
목차
(1) XOR gate(IC 7486)와 AND gate(7408)을 이용하여 반가산기를 구성하여 보아라
(2) 반가산기를 이용하여 전가산기를 구성하라.
(3) 가산기를 설계하는 방법에는 serial과 parallel 2가지의 방법이 있다. 이 두 방법의 특징과 논리회로 설계 방식을 설명하시오. 또한 이 두 방법을 이용하여 4-bit serial adder와 4-bit parallel adder를 각각 구성하시오.
(4) 이론의 반감산기의 진리표를 참고하여 부울 함수를 구하고 논리회로를 구성하시오.
(5) 이론의 전감산기의 진리표를 참고하여 카노맵을 통해 부울 함수를 구하고 논리 회로를 구성하시오.
(6) 반감산기를 이용하여 전감산기를 구성하시오.
(7) 전가산기를 이용하여 전감산기를 설계하고 위의 문제 (5)에서 구성한 회로와 비교하시오.
본문내용
(3) 가산기를 설계하는 방법에는 serial과 parallel 2가지의 방법이 있다. 이 두 방법의 특징과 논리회로 설계 방식을 설명하시오. 또한 이 두 방법을 이용하여 4-bit serial adder와 4-bit parallel adder를 각각 구성하시오.
•Serial method
직렬 방식은 가수와 피가수의 비트 쌍들이 직렬로 각각 한비트씩 전가산기에 전달되는 방식이다. 전가산기 하나만으로 n비트 가산을 할수 있게 구성되어 있다. 시프트 레지스터 2개에 입력 A, B를 넣어 LSB가 맨 오른쪽에 오도록 하고 전가산기의 Sum Carry를 저장하도록 Sum register와 Carry storage(플립플롭)을 전가산기에 연결하면 곧 직렬 가산기가 된다. 클릭 펄스가 들어올때마다 한 비트씩 A, B가 전가산기에 들어가고 가산되어 나온 Sum은 Sum register에 저장되고 Carry를 플립플롭에 일시 저장하고 다음 비트의 가산에 Carry 입력으로 들어간다. 여러 개의 입력을 가산할 필요가 있을 때에는 Accumulator를 시프트 레지스터로 사용가능하며 직렬 가산기는 회로가 작다는 단점이 있지만 직렬로 연속 동작을 하면 많은 시간이 걸린다.
참고 자료
없음