[회로실험] 연산증폭기응용(17)

등록일 2002.05.02 한글 (hwp) | 12페이지 | 가격 1,000원

소개글

이 자료를 책으로 출판하기 위해 준비중입니다.
PSPICE로 먼저 시뮬레이션하여 실험전에 측정값을 예측함으로 많은 도움이 될꺼 같고 이 자료를 통해 많은 분들이 실험을 잘 하시길......

목차

1.예비지식(가산,감산,전압플로워)
2.시뮬레이션
3.실험방법
4.고찰

본문내용

1) 그림 17-4와 같이 시뮬레이션 회로를 구성한다. 이때 필요PART는 VDC, uA741, VSIN, EGND이다. VSIN을 더블 클릭하여 VOFF =0V, VAMPL=1.5V, TD=0, DF=0, FREQ= 400Hz, PHASE=0의 입력 값을 넣는다. 즉 V= 1.5ㆍSIN(2ㆍpiㆍ400ㆍt)가 된다. VDC를 더블 클릭하여 DC =15V 또는 -15V를 입력한다.

*원하는 자료를 검색 해 보세요.
  • 기초전기실험 연산 증폭기와 파형발생기 16 페이지
    실험 10-1 : 반전 증폭기와 비반전 증폭기 ■ 반전 증폭기의 입출력 전달 특성 1. R1 = 1kΩ, R2 = 10kΩ으로 다음 회로 10-1의 반전 증폭기를 구성한다. 2. 출력 파형의 증폭과 clipping : 주..
  • 연산_증폭기 13 페이지
    연산증폭기(OP AMP)란?? 아날로그 전자회로에서 널리 쓰이고 있는 OP AMP는 Operational Amplifier의 약자로 연산증폭기라 한다. OP-AMP는 두 개의 입력단자와 한 개의 출력단자를 가지며, 두 ..
  • 차동증폭기, 혼합기, 가산기, 비반전 예비보고서 2 페이지
    • 제목: 반전 및 비반전 연산증폭기 • 목적: 반전 및 비반전 연산증폭기의 특성을 조사한다. • 이론 -반전 연산증폭기 출력의 파형이 입력의 180도 뒤집혀진 파형이다. *전압이득 구하기 Ideal한 Op-Amp..
  • 실험회로 10. 연산 증폭기 특성 결과보고서 10 페이지
    1. 연산 증폭기의 최대 무 왜곡 정현파 출력 전압은 증폭기 이득에 따라 변하는가? 아니다. 연산증폭기의 최대 무 왜곡 정현파 출력은 바이어스로 주는 및 에 따라 변한다. 증폭기가 최대로 증폭해 줄 수 있는 양의 한계전압이 ..
  • [전자회로실험 예비레포트] 29장 선형 연산 증폭기 회로 6 페이지
    실험에 관련된 이론 1. 원리 -연산증폭기(operational amplifier)는 연산을 위해서 사용할 수 있는 일종의 차동증폭기이다. 저항, 커패시터, 다이오드 등 연산증폭기의 외부회로에 붙은 몇 가지 소자를 바꿈으로..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서