• 캠퍼스북
  • LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

[전자회로실험]트랜지스터의 주파수 응답 특성 실험

*나*
개인인증판매자스토어
최초 등록일
2009.11.10
최종 저작일
2009.10
8페이지/한글파일 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

[전자회로실험]트랜지스터의 주파수 응답 특성 실험

목차

1. 제목
2. 목적
3. 기본이론
4.. 실험방법 및 사용부품

본문내용

1. 제목
트랜지스터의 주파수 응답특성 실험
2. 목적
커패시터 결합 증폭기의 전압이득과 위상지연이 저주파 영역 및 고주파 영역에서 어떤
영향을 받는지 실험을 통해 알아본다
3. 기본이론
증폭기 주파수의 응답
가. 저주파수 응답
저주파에서는 증폭기 이득에 영향을 미치는 세 개의 고역통과 RC회로망이 존재한다.
이 세 개의 회로망의 이득에 대해 알아보고자 한다. 그리고 각 회로망의 임계주파수는
RC값에 의해 결정된다
(1) 입력 RC 회로망

C1 TRANSISTOR base
Vin

Vout Rin=R1∥R2∥Rin(base)
윗 회로는 위의 증폭기에 대해서 커패시터와 입력 임피던스로 구성된 RC회로망이다.
RC회로망의 입력.출력 관계

일반적으로 증폭기 응답의 임계점은 출력전압이 입력의 70.7%일 때 이다.
하한 임계주파수 fc는

윗식은 입력 소스의 저항을 고려한 경우다.
그리고 입력 RC회로망은 전압이득을 감소시킬뿐만 아니라 주파수가 감소함에 따라 증폭기의 위상차를 증폭시킨다. 낮은 주파수에서는 큰 값의 XC1 DL 위상차를 유발하고 RC회로망의 출력전압은 입력 전압보다 앞선다.

위상각은 이다.

참고 자료

없음
*나*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
[전자회로실험]트랜지스터의 주파수 응답 특성 실험
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업