[회로이론]INVERTER & OR & AND GATE

등록일 2002.04.07 한글 (hwp) | 3페이지 | 가격 1,500원

소개글

INVERTER & OR & AND GATE

목차

1.제목
2.이론
3.실습
4.사용기기
5.실험소감

본문내용

1.제목
INVERTER & OR & AND GATE
2.이론
반전기(INVERTER)는 하나의 입력을 가지는 장치로 출력이 입력의 보수를 가지는 게이트이다. 즉, 입력을 반전시킨다.
반전기 기호의 출력에 있는 작은 원을 버블이라고 한다. 입력은 버블이 없고 출력에 버블이 있는 기호를 "1입력, 0출력"이라고 한다. 출력 단에 있는 버블은 출력이 활성화된 LOW를 나타내며, 버블이 없는 입력은 활성화된 HIGH를 나타낸다. 즉, 입력이 1이면 출력은 0이다.
반전 논리기호 또는 함수 논리기호라고 불리는 대치기호는 출력에 버블이 없고 입력에 있다. 이 기호는 "0입력, 1출력"이라고 한다. 출력결과는 모두 같으며, 각 기호들은 논리회로도에 사용된다.
OR 게이트는 입력들 중 하나라도 1이면 출력이 1인 회로이다. 출력에 대한 부울 식은 A+B이며, "A OR B"라고 읽는다. 입력 또는 출력에 버블이 붙지 않은 회로를 "1 OR 1 입력, 1 출력"이라고 읽는다. 이는 두 개의 입력 모두 0일때의 경우를 뺀 나머지 경우가 해당된다.입력과 출력이 모두 0인 상태를 그 게이트의 유일한 상태(unique state)라고 한다. 각 입력과 출력에 버블이 붙은 회로를 OR 게이트의 대치 논리기호라고 한다. 그 기호의 형태는 AND의 기능을 가진다. 이 기호는 게이트의 유일한 상태를 가리킨다.
*원하는 자료를 검색 해 보세요.
  • AND, OR, NOT 게이트의 동작 7페이지
    1. 실험목적 (1) 기본 게이트인 AND, OR, 그리고 NOT의 동작 원리를 이해한다. (2) AND, OR, 그리고 NOT 게이트의 TTL 소자의 사용방법을 이해한다. (3) Breadboard와 TTL을 사용하여 기본 회로를 구성하고 동작을 측정한다. (4) ..
  • AND_OR_NOT 게이트 실험(결과) 5페이지
    실험 7 AND·OR·NOT 게이트 실험 1. 실험 목적 ▣ 논리 게이트인 AND, OR, NOT 게이트의 동작특성을 이해한다. ▣ AND, OR, NOT 게이트의 진리표와 논리식을 실험을 통해 확인한다. 2. 실험 결과 SEQ 그림 \* ARABIC 1 : (+),..
  • AND·OR·NOT 게이트 실험(예비보고서) 12페이지
    실험 7 AND·OR·NOT 게이트 실험 1. 실험 목적 ▣ 논리 게이트인 AND, OR, NOT 게이트의 동작특성을 이해한다. ▣ AND, OR, NOT 게이트의 진리표와 논리식을 실험을 통해 확인한다. ※ 실험 부품 및 장비 부품 및 장비 규격 및 수량 부 품 TT..
  • AND, OR, NOT 게이트 실험 결과 4페이지
    고찰 이번 실험은 논리게이트 and, or, not 게이트의 동작 특성을 알아보는 것이다. 가장 먼저 not게이트 실험을 했는데 회로구성은 제대로 한 것 같은데 기대한 결과가 나오지 않았다. 입력값에 반전되어 나와야 하는데 <중 략>
  • 기본 논리게이트(AND, OR, NOT 게이트) 회로실험 결과 레포트 8페이지
    기본 논리 게이트 디지털 공학 실험 1. 실습내용 : 기본 논리 게이트 2. 실습날짜 : 3. 실 습 조 : 4. 실습개요 ⅰ. 논리회로의 기본이 되는 NOT, AND, OR 게이트의 논리기호와 기본 동작을 이해 ⅱ. 실험을 통해 기본 논리 게이트의 동작 특성(진리표..
  • MOSFET를 이용한 Digital Loagic Gate( AND, OR GATE )설계 14페이지
    1장 Overview A. 설계 목표 MOSFET를 이용한 Digital Loagic Gate( AND, OR GATE ) 구현하라. B. 이론적 배경 3.MOS FET에 대한 이론 MOSFET의 게이트는 매우 작고 뛰어난 특성을 갖는 커패시터이며, 채널을 통한 전도는..
  • VHDL을 이용한 논리 게이트 실습 28페이지
    VHDL 및 실습 Report QuartusⅡ를 이용한 기본 논리게이트 실습 제출일 2013년 3월 18일 제출기한 2013년 3월 18일 담당교수 최 종 성 교수님 학과 전 자 공 학 과 학번 2009144029 이름 우 경 제 1. 실습명 : QuartusⅡ를 이..
더보기
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      4. 지식포인트 보유 시 지식포인트가 차감되며
         미보유 시 아이디당 1일 3회만 제공됩니다.
      상세하단 배너
      최근 본 자료더보기
      상세우측 배너
      [회로이론]INVERTER &amp; OR &amp; AND GATE