[디지털공학] 래치와 플립플롭

등록일 2002.04.07 MS 워드 (doc) | 4페이지 | 가격 300원

목차

Latch와 Flip Flop

[목적]

[기본이론]
1. S-R 래치와 S-R 플립플롭의 차이점
2. RS 래치와 RS 플립플롭
3. D 래치와 D 플립플롭
4. JK 플립플롭
5. T 플립플롭

[회로도 및 타이밍 다이어그램]

본문내용

[목적]
1. 2진 기억소자인 latch와 flip flop의 차이점과 기능을 이해하고, 구조와 동작 원리를 실험한다.
2. D latch와 D flip flop의 동작특성 SR, JK, T latch와 flip flop의 동작과 기능을 이해한다.

[기본이론]
1. S-R 래치와 S-R 플립플롭의 차이점
 래치 - 레벨 트리거(level trigger)에 의해서 동작. 따라서 래치는 1-상태인 동안 입력의 변화를 출력에 반영
 플립플롭 - 에지 트리거(edge trigger)에 의해서 동작. 따라서 플립플롭 클럭 펄스가 나타나기 바로 이전의 입력이 출력에 반영되어 다음 클럭 펄스가 나타날 때까지 그 상태를 유지
S-R 플립플롭은 회로는 S-R 래치와 같지만 동작 특성이 S-R 래치와는 달리 클럭 펄스가 상승 또는 하강할 때만 입력 신호가 출력에 반영되어 다음 클럭 펄스가 나타날 때가지 그 상태를 유지한다.

이 자료와 함께 구매한 자료

      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서