연산증폭기의 특성 측정 및 기본 회로 실험(결과)
- 최초 등록일
- 2009.07.08
- 최종 저작일
- 2009.06
- 20페이지/ 한컴오피스
- 가격 2,000원
소개글
o 연산증폭기의 동작원리를 이해하고 그 특성을 측정한다.
1. Ideal OP-AMP
2. Property Of Actual OP-AMP
3. (비)반전 증폭기
목차
Results & Simulation
<실험 1> OP-AMPLIFIER 기본 특성 실험
A. 입력 offset 실험
B. 입력바이어스 전류 측정
C. Slew Rate 측정
D. 연산증폭기의 이득과 주파수 대역
E. 동상신호 제거비(Common Mode Rejection Ratio : CMRR)
<실험 2> OP-AMPLIFIER 기본 회로 실험
Discussion
본문내용
실험을 통해서 얻은 Offset 전압은 1.86mV 이다. 이 값은 DataSheet 상에서 제시된 오프셋 전압규격의 실온에서 최대값인 6mV 보다 작기에 만족한다. Offset 전압은 온도에 따라 차이가 있지만 1~6mV 사이를 유지하는 것을 DataSheet 상에서 확인되었으므로, 소자기본 특성에 부합하다고 할 수 있다.
2) 741 의 1 번, 5 번 단자에 가변저항 10 kΩ 을 조정하여 오프셋 전압을 조정하여 6번port 의 output 전압이 0V 가 되는가를 확인하시오. 그 때의 저항값은 얼마인가?
실험을 진행할 때 사용한 가변저항의 실제 전체 크기는 10 kΩ 이 아니라 9.2 kΩ 이였다. 위에 표에서 제시하였듯이 Output 전압이 0V 가 되도록 가변저항을 조정하였더니 아래와 같은 결과를 얻었다.
1 번 단자 쪽 저항
5번 단자 쪽 저항
2.3 kΩ
6.9 kΩ
예비 레포트에서는 PSpice 상에서 uA741 소자의 Offset Null 단자를 사용하지 않았기 때문에 저항 값을 얻을 수 없었지만 실험을 통해서 Output 전압을 0V를 만드는 저항 값을 얻을 수 있었다.
이번 실험을 할 때 주의할 점은 가변 저항을 사용할 때, 세 단자 중 양쪽의 두 단자는 OP-AMP의 Offset Null 에 연결하고, 가운데 단자를 4번 단자인 음의 인가전압에 연결해야 정상적인 동작을 한다는 사실이였다.
참고 자료
o Microelectronic Circuits (Sedra & Smith)
o Semiconductor Device Fundamentals