[회로실험] 연산증폭기(OP-amp)의 특성

등록일 2002.02.23 한글 (hwp) | 6페이지 | 가격 300원

소개글

실험 리포트 이지만 이론 위주로 정리 되어 있습니다...

PS> 깔끔하고 심플한 표지를 원하시면 표지에서 '왕깔끔표지'를 쳐주세염.. 정말 괜찮은 표지에염~~

목차

1. 실험 목적
2. 기초 이론

본문내용

I. 실험 목적
1. 연산 증폭기의 이득은 출력단에서 입력단으로의 외부 부귀환 루프에 전적으로 의존함을 실험으로 확인한다.
2. 비반전 증폭기와 반전 가산기를 연산 증폭기를 이용하여 구성한다.
3. 입력 바이어스 전류를 측정하고, 출력 오프셋 전압의 영향을 분석한다.

II. 기초 이론
연산 증폭기는 큰 신호 이득을 얻을 수 있는 직결합 차동 증폭기로서, 출력단에서 입력단으로 회구되는 외부 부귀환 회로에 의해 응답 특성이 제어되는 선형 소자이다. 연산 증폭기는 명칭이 의미하듯이 덧셈, 적분 그리고 미분 등의 수학적 연산을 수행할 수 있고, 이외에도 비디오나 오디오, 발진기 등의 통신 분야에서 광범위하게 이용되는 범용 증폭기이다.
그림 16-1이 연산 증폭기의 기호이며, 여기서 (-)기호는 반전 입력단을 의미한다. 이단자로 입력된 신호는 위상이 180도 반전되어 출력단에 나타나고, (+)기호로 표시된 비반전 단자는 동상으로 신호 증폭된다.

      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서