감산기 결과보고서
- 최초 등록일
- 2009.05.03
- 최종 저작일
- 2009.05
- 17페이지/ 한컴오피스
- 가격 1,500원
소개글
감산기 결과보고서
목차
1. 예비조사 및 실험 내용의 이해
1.1 감산기(Adding Machine)란?
1.1.1 반감산기(half-subtracter ; H.S)
1.1.2 전감산기(full subtracter ; F.S)
1.2 가산기의 특징 (논리기호)
1.2.1 반감산기(half-subtracter ; H.S)
1.2.2 전감산기(full subtracter ; F.S)
1.3 감산기의 동작원리 (진리표)
1.3.1 반감산기(half-subtracter ; H.S)
1.3.2 전감산기(full subtracter ; F.S)
1.4 구동방식 (VHDL)
1.4.1 반감산기(half-subtracter ; H.S)
1.4.2 전감산기(full subtracter ; F.S)
2. 실험내용 및 결과
1.1. 실험 1 (Design Schematic)
- 반감산기(half-subtracter ; H.S) -
1.2. 실험 2 (Design Schematic)
- 전감산기(full subtracter ; F.S) -
1.3. 실험 1 (VHDL)
- 반감산기(half-subtracter ; H.S) -
1.4. 실험 2 (VHDL)
- 전감산기(full subtracter ; F.S) -
3. 결과 검토 및 의견
본문내용
1. 예비조사 및 실험내용의 이해
1.1 감산기란?
1.1.1 반감산기(half-subtracter ; H.S)
한 자리인 2진수를 뺄셈하여 차 (difference)와 빌림수(borrow)를 구하는 회로
한 자리의 2진수를 뺄셈하는 형태를 네 가지 조합이 발생한다. 입력 변수는 피감수를 x, 감수를 y라 하고 출력은 차를 D, 빌림수를 B라 하면 진리표는 다음과 같다.
1.1.2 전감산기(full-subtracter ; F.S)
두 자리 이상의 2진수를 계산할 수 있는 회로
입력 변수를 피감수는 x, 감수는 y, 아랫자리에서의 빌림수를 z라 하고, 출력은 차 D와 현재 자리에서 발생한 빌림을 B이라 하면 진리표는 다음과 같다. 3변수 입력의 여덟 가지 조합에 대하여 차와 빌림수의 논리 함수를 얻기 위한 카르노 도는 다음과 같다.
중략..
2. 시험내용 및 결과
⦾ 실험장비
▸Xilix ISE
▸Model Sim
2.1 실험1[반감산기(Design Schematic)]
- 실험 방법 및 내용 설명 -
⦾ 실험순서
① 반감산기 동작을 Design Schematic로 기술
한 자리인 2진수를 뺄셈하여 차 (difference)와 빌림수(borrow)를 구하는 회로
중략..
2.2 실험2[전감산기(Design Schematic)]
- 실험 방법 및 내용 설명 -
⦾ 실험순서
① 전감산기 동작을 Design Schematic로 기술
입력 변수를 피감수는 x, 감수는 y, 아랫자리에서의 빌림수를 z라 하고, 출력은 차 D와 현재 자리에서 발생한 빌림을 B이라 하면 진리표는 다음과 같다. 3변수 입력의 여덟 가지 조합에 대하여 차와 빌림수의 논리 함수를 얻기 위한 카르노 도는 다음과 같다.
참고 자료
없음