nand게이트 실험보고서(2-입력 NAND 게이트를 이용한 7447 설계)
- 최초 등록일
- 2009.04.20
- 최종 저작일
- 2009.04
- 7페이지/ 한컴오피스
- 가격 1,000원
소개글
2-입력 NAND 게이트를 이용한 7447 설계
실험보고서 입니다^^
목차
□ NAND 게이트를 이용한 7447 설계
□ 7447 설계단계
□ 설계
□ 회로설계를 마치며
본문내용
□ NAND 게이트를 이용한 7447 설계
2-입력 NAND 게이트만을 이용한 7447 설계하였다.
7447의 a~g 세트먼트별 출력을 0~9를 표현할 수 있도록 설계하였다.
□ 7447 설계단계
2-입력 NAND 게이트 - 7447설계를 위하여 다음과 같은 단계로 진행되었다.
① 7447의 각 세그먼트별 포트의 진리표 작성
② 작성된 진리표을 이용하여 카르노맵을 통한 논리식의 간소화
③ 간소화된 논리식에 의한 세그먼트별 논리회로 설계
④ 설계된 세그먼트별 논리회로를 2-입력 NAND 게이트로 재설계
⑤ 2-입력 NAND 게이트로 설계된 논리회로의 시뮬레이션 검증
⑥ 세그먼트별 논리회로의 병합
□ 설계
① 세그먼트별 진리표
* 7447은 COMMON ANODE 타입의 7세그먼트 드라이버로써 출력이 0(LOW)일 때
7세그먼트가 점등된다.
④ 2-입력 NAND 게이트로 재설계
* 4-INPUT NAND와 3-INPUT NAND 게이트의 위의 회로와 같이 NAND 게이트 5개의 구성으로 대체하였으며 인버터는 NAND 게이트 1개로 대체되었다.
⑤ 논리회로의 시뮬레이션 검증
2-입력 NAND 게이트로 설계된 논리회로는 전자회로 시뮬레이션 프로그램인 프로테우스(ISIS 7)에 의해서 각각의 세그먼트별로 테스트되었으며 0~9의 출력에 이상이 없음을 확인할 수 있었다.
□ 회로설계를 마치며
2-입력 NAND 게이트만으로 7447을 설계를 해보았다. 그러나 7447의 a~g 포트에 해당하는 0~9 출력만을 설계하였음에도 불구하고 매우 복잡한 회로가 되었다. 또한, 실제 7447의 등가회로와 비교해 보았을 때 그 차이는 매우 심각한 수준이라고 할 수 있다
참고 자료
없음