기본 GATE 설계 예비 보고서입니다 - 논리회로설계
- 최초 등록일
- 2009.04.12
- 최종 저작일
- 2009.03
- 5페이지/ 한컴오피스
- 가격 1,000원
소개글
기본 GATE 설계 예비 보고서입니다 - 논리회로설계
목차
1. 예비조사 및 실험 내용의 이해
1.1 기본게이트란? (정의)
1.1.1 AND 게이트
1.1.2 OR 게이트
1.1.3 NOT
1.1.4 NAND
1.1.5 NOR
1.1.6 XOR
1.1.7 XNOR
1.2 기본게이트의 특징 (논리기호)
1.2.1 AND 게이트
1.2.2 OR 게이트
1.2.3 NOT
1.2.4 NAND
1.2.5 NOR
1.2.6 XOR
1.2.7 XNOR
1.3 기본게이트의 동작원리 (진리표)
1.3.1 AND 게이트
1.3.2 OR 게이트
1.3.3 NOT
1.3.4 NAND
1.3.5 NOR
1.3.6 XOR
1.3.7 XNOR
1.4 구동방식
1.4.1 AND 게이트
1.4.2 OR 게이트
1.4.3 NOT
1.4.4 NAND
1.4.5 NOR
1.4.6 XOR
1.4.7 XNOR
본문내용
1. 예비조사 및 실험내용의 이해
1.1 기본게이트란?
1.1.1 AND 게이트
AND 게이트는 2개 이상의 입력과 1개의 출력으로 구성된 논리게이트이며, 출력 신호는 입력 신호의 논리조합(논리곱)에 의하여 결정된다.
모든 입력이 “1”상태일 때만 출력이 “1”상태로 되는 게이트를 AND게이트라 한다.
1.1.2 OR 게이트
OR 게이트는 2개 이상의 입력과 1개의 출력으로 구성된 논리게이트이며, 출력 신 호는 입력 신호의 논리조합(논리합)에 의하여 결정된다.
입력이 한 개 이상 또는 모두 “1” 상태일 때 출력이 “1” 상태로 되는 게이트를 OR 게이트라 한다.
1.1.3 NOT
NOT게이트는 입력되는 것과 반대의 결과가 출력된다.
즉, “0”이 입력되면 결과는 “1”이 출력되고, “1”이 입력되면 “0”이 출력된다.
1.1.4 NAND
NAND게이트는 AND게이트에 NOT게이트가 결합된 것이다.
즉, 입력 중 하나라도 “1”이 있으면 결과는 “0”이고, 입력이 모두 “0”일 경우에만 출력이 “1”이다.
1.1.5 NOR
NOR게이트는 OR게이트에 NOT게이트가 결합된 것이다.
즉, 어느 하나라도 “1”이면 결과가 “0”이고, 모두 “0”이면 결과가 “1”이 된다.
1.1.6 XOR
XOR 게이트는 두 개의 입력 단자에서 같은 입력이 주어지면 “0”이 출력되고, 서로 다른 내용이 입력되면 “1”이 출력된다.
이 게이트는 서로 베타적인 논리곱이 다시 논리합으로 겹합되는 AB+AB 관계이므 로 베타적 논리합과 같다
1.1.7 XNOR
XNOR게이트는 XOR게이트에 NOT게이트가 결합된 것이다.
이 게이트는 서로 베타적인 논리합이 다시 논리곱으로 결합되는 관계이므로 배타적 논리곱과 같다.
참고 자료
없음