[디지털] VHDL 강좌5

등록일 2001.11.11 한글 (hwp) | 5페이지 | 가격 1,000원

소개글

콜론(;)을 붙이는 것도 상당히 중요합니다. 여기서는 두 가지의 중요한 사항이 있습니다. 눈설미가 있는 분들은 한가지는 찾으셨겠죠. C 언어나 다른 언어의 기초적인 사항만 알면 별로 어려운 문법은 없다고 생각됩니다.
먼저 우리가 할 일을 먼저 생각합시다. 컴파일을 통해 일단 버그(?)를 잡아야 하겠죠.
VHDL의 문법은 상당히 엄격합니다. 그래서 그 규정을 지키지 않으면 제대로 테스트하기가 어렵습니다. 컴파일이 끝나면 시뮬레이션을 통해 그 결과를 확인해야 합니다. 시뮬레이션시 중요한 것은 Delay가 어떻게 되는지 생각해야 합니다.

목차

없음

본문내용

콜론(;)을 붙이는 것도 상당히 중요합니다. 여기서는 두 가지의 중요한 사항이 있습니다. 눈설미가 있는 분들은 한가지는 찾으셨겠죠. C 언어나 다른 언어의 기초적인 사항만 알면 별로 어려운 문법은 없다고 생각됩니다.
먼저 우리가 할 일을 먼저 생각합시다. 컴파일을 통해 일단 버그(?)를 잡아야 하겠죠.
VHDL의 문법은 상당히 엄격합니다. 그래서 그 규정을 지키지 않으면 제대로 테스트하기가 어렵습니다. 컴파일이 끝나면 시뮬레이션을 통해 그 결과를 확인해야 합니다. 시뮬레이션시 중요한 것은 Delay가 어떻게 되는지 생각해야 합니다. 결과가 제대로 나왔다고 해서 그 결과를 만족해서는 안됩니다. 중요한 것은 Real-time Simulation을 해야 한다는 것입니다. 초기부터 항상 이것을 명심하기를 바랍니다. 시뮬레이션이 끝나면 그 결과를 구현해 보는 것도 중요합니다. 보드가 없는 사람은 시뮬레이션으로 끝나야 하겠지만 여건이 가능하다면 항상 구현해 보는 것도 즐거운 일입니다. 저는 보드에 구현하면 항상 일종의 만족감을 느낍니다. 항상 이렇게 서론이 길군요. 미안합니다.
이 두 예제의 차이점은 bit와 std_logic의 차이입니다. bit는 전기적인 신호 '1'과 '0'을 말합니다. 전자회로의 기초적인 사항이죠.
*원하는 자료를 검색 해 보세요.
  • [9주차] DIGITAL CLOCK 13페이지
    1. Purpose FPGA회로 설계 검증용 장비인 RoV-Lab을 이용하여, 기본적인 DIGITAL CLOCK을 구현한다. 이를 위해, DIGIT 표시방식인 SEGMENT와 FPGA 보드에서 나오는 4Mhz의 오실레이..
  • vhdl과 fpga kit을 이용한 디지털 계산기 설계 10페이지
    1. Purpose Xilinx 소프트웨어를 이용하여 계산기의 소스코드를 작성한 후, FPGA Kit에 적용하여 실제로 계산기능을 수행하는지 여부를 확인한다. 2. Problem Statement ① Describe ..
  • 디지털회로 VHDL 레포트 (Max 2 Plus ) 10페이지
    이미지 자료입니다.
  • vhdl을 이용한 FPGA 킷에서의 디지털 시계 구현 8페이지
    1. Purpose Xilinx 소프트웨어를 이용하여 디지털 시계의 소스코드를 작성한 후, FPGA Kit에 적용하여 실제로 시간이 표시되는지 여부를 확인한다. 2. Problem Statement ① Describe..
  • 10진 카운터설계 4페이지
    1. Source Program library ieee; -- 사용할 library들을 선언한다. use ieee.std_logic_1164.all; -- IEEE표준 library를 사용. use ieee.std_lo..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      4. 지식포인트 보유 시 지식포인트가 차감되며
         미보유 시 아이디당 1일 3회만 제공됩니다.
      상세하단 배너
      최근 본 자료더보기
      상세우측 배너
      추천도서
      [디지털] VHDL 강좌5