555 Timer IC

등록일 2001.09.21 한글 (hwp) | 5페이지 | 가격 500원

소개글

열심히 공부하세요~

목차

1. 555 블로 다이어그램
2. 단안정 동작
3. 비안정 동작
4. 회로도

본문내용

그림에서 위쪽의 OP-AMP 비교기는 문턱입력(핀 6)과 제어입력(핀 5)을 가지고 있다. 대부분의 응용에서 제어입력은 사용되지 않으며 따라서 세 개의 5㏀의 전압분배기에 의해서 제어전압은 가 된다. 문턱전압이 제어전압보다 커질 때마다 OP-AMP 비교기에서의 High 출력은 F-F을 세트할 것이다.

방전 트랜지스터의 콜렉터는 핀 7에 접속되어 있다. 이 핀이 외부 타이밍 커패시터에 연결되면 F-F 의 High Q 출력은 트랜지스터를 포화(ON) 시켜서 방전시킨다. Q가 Low 일때 트랜지스터는 개방(OFF) 되고 커패시터는 앞에서 언급된 것처럼 충전된다.

F-F 의 상보(complementary) 신호는 핀 3, 즉 출력단자에 접속되어 있다. 외부 리세트(핀 4)가 접지되면 이 소자를 억제(inhibit) 하여 동작되지 못하도록 한다. 이러한 ON-OFF 동작은 때로 유용하다. 그러나 대부분의 경우 외부 리세트는 사용되지 않으며 핀 4는 공급전원(+Vcc)에 직접 연결된다. 아래쪽 OP-AMP 비교기를 살펴보자. 이것의 반전입력은 트리거(핀 2)라 부른다. 전압분배기로 인해 비반전입력은 으로 고정된다. 트리거 입력전압이 보다 약간 작을 때는 OP-AMP 비교기의 출력은 High 가 되고 F-F을 리세트 시킨다.

      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기