Instruction Pipeline

등록일 2001.06.13 한글 (hwp) | 5페이지 | 가격 500원

목차

1. Pipeline
2. Instruction Pipeline
3. Ideal Instruction Pipeline

본문내용

1. Pipeline
파이프라인(pipeline) 처리는 작업 처리 과정을 여러개의 작은 작업으로 나누고 각각을 시간적으로 중첩되게 처리하는 것이다. 예를 들어 어떤 작업을 A, B, C 세 단계로 나누고 이것을 세 번 반복해서 처리한다고 생각해 보자. 우선 순차적으로 처리를 한다면 그림a와 같이 A, B, C를 차례로 처리하고 나서 또 차례로 A, B, C를 처리할 것이다. 지금 각 작업 단계의 처리하는 시간을 t라하면 A, B, C 세 단계의 작업을 세 번 처리하는 데 걸리는 시간은 9t 가 된다.
그러나 그림b 와 같이 파이프라인 처리를 하면 시간적으로 5t 밖에 걸리지 않으므로 시간이 많이 단축되는 것을 볼 수 있다. 이와 같이 파이프라인 처리는 작업을 시간적으로 중첩되게 처리하여 효율을 높일 수 있다.
*원하는 자료를 검색 해 보세요.
  • [컴퓨터 구조] CPU-Pipeline 7페이지
    MIPS R4000MIPS R4000은 총 8개의 stage로 이루어져 있으며 각 스테이지는 한 PCycle 동안 실행된다. PCycle은 MasterClock의 두배의 주파수를 가진다. 즉 2 PCycle = MasterCycle.① IF - 명령어 인출, 1단계분기..
  • modelsim velilog로 구현한 mips pipelining 9페이지
    MIPS Pipeline 설계 : 본 프로젝트는 다음과 같은 과정을 따라 수행하였다. 목표: Modelsim을 이용하여 Verilog HDL 언어로 MIPS Pipelining를 설계한다. (1) Verilog HDL로 각 단계별 Module 설계 (2) P..
  • Pipeline에 관한 리포트 4페이지
    3 파이프라인의 문제점3.1 자원 충돌(Resource Conflict)두 개의 명령어 세그먼트가 동시에 메모리를 접근하는 데 기인한다.명령어 메모리와 데이터 메모리를 분리함으로써 대부분 해결 된다.명령어 인출과 데이터 엑세스를 위한 두 개의 서로 다른 버스를 이용한다..
  • pipeline processor 22페이지
    1.프로젝트 소개 : 수업시간에 배운 single cylce processor을 바탕으로 pipeline processor에 대해 공부한뒤 processor를 설계한다. 파이프라인이란? 컴퓨터에서, 파이프라인이란 프로세서로 가는 명령어들의 움직임, 또는 명령어를 ..
  • MIPS프로세서(pipeline) 0페이지
    RISC 기본이되는 프로세서 설계MIPS 프로세서 설계 코드Pipeline 형태로 각각 구현 .
  • [SPIM] pipeline simulator 프로그램 0페이지
    이번 과제는 SPIM Simulator에 pipeline 기능을 추가하는 것으로 SPIM simulator의 source code를 수정하여 내부적으로 pipeline이 동작하게 하는 것이 그 목적이다. Source code를 살펴보면 loop을 돌며 instructi..
  • verilog, 베릴로그, 베릴로그로 짠 mips processor, microprocessor 14페이지
    3. Simulation Result & Description(0~150,000ps) ->각 색깔 박스 별로 명령어가 5단계로 수행 되는 것을 알 수 있다. 맨 처음 명령어는 subi 명령어로 $sp 값이 128에서 120으로 다섯 번째 사이클에서 변경이 되어 저장됨을..
더보기
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서