시프트 레지스터 및 링 카운터

등록일 2000.11.12 한글 (hwp) | 4페이지 | 무료

본문내용

링카운터는 임의의 시간에 오직 1개의 FF만 1이 되고,나머지는 모두 클리어된다.이 비트신호는 일련의 타이밍 신호의 순차를 발생하기 위해서 1개의 비트가 한 FF에서 다음 FF으로 계속 이동하도록 되어있다. 그림 10-3(a)에는 링 카운터의 기능을 나타내도록 연결된 4비트 자리이동 카운터가 나타나 있다. 이 레지스터의 초기값은 1000으로서 변수 T0를 나타내며, 이 비트신호는 매 펄스마다 오른쪽으로 한 자리씩 이동하여 T3에서는 T0로 되돌아 온다.각 FF은 4개의 펄스를 주기로 하여, 한번 1의 상태가 되며,그림 10-3(c)에서 나타나는 바와 같이 4개의 타이밍 신호 중의 하나를 생성한다.그리고 각각의 츨력은 클럭펄스의 하단 모서리에서 1이 되고,다음 펄스의 하강 모서리가 나타날 때까지 1의 상태를 유지한다.

Ⅰ.제목:시프트 레지스터 및 링 카운터
Ⅱ.목적
Ⅲ.실험기기 및 부품
Ⅳ.이론


*원하는 자료를 검색 해 보세요.
  • [논리회로] 자동으로 동작하는 링카운터 6페이지
    링 카운터 설계를 위해 D F-F(7474)을 이용하여 Shift register를 구성하였다. 초기 입력 값을 주는데 Clock과의 동기화를 위한 어려움이 있어 실제 회로 구성은 NOT, AND gate를 이용하여 입력을 주어 링 카운터의 동작을 위한 입력이 쉽게 해..
  • 실험6 결과보고서 9페이지
    《Parallel In/Serial Out 회로 구성에 따른 시뮬레이션》실험 처음 CL단자를 접지시켜 모든 정보를 없애고 2개의 소자의 PR단자를 접지시킨 후 다시 전압을 가해주고 J=1, K=0의 입력을 가해줘 정보(1)를 갖게 하였고 LED 2개가 켜진 것을 통해 ..
  • vhdl(링카운터, 존슨카운터) 2페이지
    < 1 번 > 링카운터library ieee;use ieee.std_logic_1164.all;entity Ring isport (clk, reset : in std_logic; count : buffer std_logic_vector(3 downto 0));end ..
  • 6.시프트레지스터와 카운터[예비] 8페이지
    1. 시프트레지스터로 만들어진 링카운터의 구조와 동작원리에 대해 조사하라.☞ 첫 단 플립플롭의 출력은 2단으로, 2단 플립플롭의 출력은 3단으로 연결되어 마지막 단 플립플롭의 출력이 첫 단으로 되돌아가도록 연결하면 플립플롭이 하나의 고리모양으로 연결되므로 이와 같은 형..
  • 시프트 링 카운터 결과 8페이지
    2. 실험 고찰1. 표 10-1R을 표 10-2R과, 표 10-3Ra를 표 10-3Rb와, 그리고 표 10-4Ra를 표 10-4Rb와 비교하고, 다음의 시프트 레지스터 기능에 관해 설명하시오.(a) 시프트 데이터.→ 시프트 되는 값. 시프트 되는 상태를 알 수 있게 해..
  • [논리회로] 논리회로 3bit switch tail ring counter (링카운터) - 직접 실험으로 구성 4페이지
    1) Ring Counter의 정의 - Ring Counter : 전자적 펄스 계수장치. 환형계수기라고도 한다. N개의 계수요소(計數要 素)가 환형으로 접속되고, 그중 1개만이 동작상태에 있으며, 계수 펄스 ..
  • 논리회로실험_예비6 10페이지
    (1)시프트레지스터로 만들어진 링카운터의 구조와 동작원리에 대해 조사하라. 시프트 레지스터의 마지막에 나온 데이터가 다시 첫 번째의 입력으로 들어가게 되는 구조다. 따라서 정보가 순환하면서 유지되고 이것을 순환시프트레지스터라고 하고 링카운터로 사용한다.(링카운터는 한..
더보기
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서