연산 증폭기 특성

등록일 1999.10.31 한글 (hwp) | 6페이지 | 무료

목차

1. 실험 목적
2. 기초 이론
3. 실험 과정



본문내용

1. 연산 증폭기의 이득은 출력단에서 입력단으로의 외부 부귀환 루프에 전적으로 의존함을 실험으로 확인한
다.
2. 비반전(noninverting) 증폭기와 반전 가산기(inverting summer)를 연산 증폭기를 이용하여 구성한다.
3. 입력 바이어스 전류를 측정하고, 출력 오프셋(offset) 전압의 영향을 분석한다.
4. μ741의 슬루율(slew rate)를 계산한다.

*원하는 자료를 검색 해 보세요.
  • 예비 실험1. 부궤환 회로 5 페이지
    연산증폭기는 입력단이 차동증폭기로 구성되어있으므로 두 입력 단자에 들어온 신호의 차이에 비례하는 전압이 출력된다. 또한 연산증폭기를 사용하여 사칙연산이 가능한 회로 구성을 할 수 있기 때문에, 연산자의 의미에서 연산증폭기라고 ..
  • 부궤환 회로 6 페이지
    1. 실험목적 (1) 연산증폭기의 이득에 영향을 미치는 부궤환 루프의 영향을 실험적으로 이해한다. (2) 반전 증폭기와 비반전 증폭기의 사용을 익힌다. 2. 실험이론 INPUT OUTPUT 연산증폭기 1) 연산증폭기..
  • 반전증폭기 4 페이지
    4. 실험 관련 이론 1) 연산 증폭기란? 연산 증폭기(operational amplifier)란 바이폴러 트랜지스터나 FET를 사용하여 이상적 증폭기를 실현시킬 목적으로 만든 아날로그 IC(Integrated Circ..
  • 전자회로실험_결과1 8 페이지
    4. 고찰 이 실험의 목적은 연산증폭기를 이용하여 반전증폭기와 비반전증폭기를 구성해 봄으로서 이론으로 배웠던 작동원리를 이해하는 것이다. op-amp는 높은 이득, 광대역, 높은 입력, 저항, 저출력 저항 등의..
  • 연산증폭기의 작동원리 A+ 14 페이지
    -2-. 반전입력과 비반전입력 반전입력(Inverting Input) (=역상입력=부극성 입력) 비반전입력(Non-inverting Input) (=정상입력=정극성 입력) 입력단자 중 (-)극을 의미하고 반전입력단자..
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서